选择特殊符号
选择搜索类型
请输入搜索
IP核是可编程门阵列(FPGA)芯片开发中常用的功能模块,本书以赛灵思(Xilinx)公司的Spartan系列和Virtex系列FPGA系列芯片为基础,详细介绍各类IP核的功能、特点、接口及性能,并给出在FPGA开发过程中IP核的使用方法。全书共分10章,首先介绍IP核的生成和使用方法,然后分类描述Xilinx提供的数学运算、存储器、数字信号处理(DSP)、信道纠错码、网络、标准总线IP核以及FPGA属性和调试验证IP核。本书内容丰富翔实,部分IP核给出了功能原理解释和功能仿真结果,便于读者更好地理解和应用。
1,单片机小型电脑处理器,最小可以到8个脚,价格便宜,最便宜2块钱2,PLC可变逻辑控制器,主要用在工业控制,里面是类似一个加强的单片机。对输入输出均有做处理例如抗干扰,增加带负载驱动能力3,DSP ...
1. LED的封装的任务 是将外引线连接到LED芯片的电极上,同时保护好LED芯片,并且起到提高光取出效率的作用。关键工序有装架、压焊、封装。2. LED封装形式 LED封装形式可以说是五花八门,主要...
TDA7388 7389 4X45WTDA7293 7294 100WLM3876 3886 68WLM4766 2X40WLM4780 2X60W
基于FPGA的音频编解码芯片控制器设计
摘要 现如今随着可编程逻辑器件及相关技术的不断发展和完善, 其技术在现代 电子技术领域表现出的明显技术领先性, 具有传统方法无可比拟的优越性。 近 几年,嵌入式数字音频产品受到越来越多消费者的青睐。在 MP3、手机等电 子产品中,音频处理功能已成为不可或缺的重要组成部分, 而高质量的音效是 当前发展的重要趋势。 数字语音集成电路与嵌入式微处理器相结合, 既实现了系统的小型化、 低 功耗,又降低了产品开发成本,提高了设计的灵活性,具有体积小、 扩展方便 等诸多特点,具有广泛的发展前景。 本设计基于 SOPC技术,利用 Verilog HDL 硬件描述语言开发的基于 FPGA 的音频编解码芯片控制器,以实现对音频编解码芯片 WM8731 的控制。并根 据 Verilog HDL 可移植性和不依赖器件的特点。经过适当的修改,该控制器可 以移植到各类 FPGA 中,以控制兼容 I2C和 I2S总线
几种常用led芯片的比较3528芯片6530芯片1W大功率
关于几种常用芯片的比较 3528 芯片:单颗 0.06W,单颗流明 7-9LM 3528 技术稳定成熟, 发热量极低, 光衰小, 光色一致性好, 并广泛应用于 LED 电脑显示器, LED 电视机背光照明使用。 3528 芯片因为亮度高,光线柔和,单颗功率低,发热量低等特点,完全符合 LED 吸顶灯全 面板光源需求, 全面板光源的应用完全弥补了环形灯管光线不均匀, 中间以及外围有暗区的 缺陷,真正实现了无暗区。 5630/6040 芯片:单颗功率 0.5-0.6W,单颗流明 30-50W 新近出现的封装模式, 发光强度及发热量介于中功率和大功率之间, 产量低, 光色一致性较 差,主要用于灯泡,射灯,筒灯,天花灯等高密度灯具,光强很强,炫光感强,很刺眼,必 须配独立的全铝散热器,否则在很短时间内会出现严重光衰,严重影响灯具寿命。 大功率 1W 芯片:单颗功率为 1W,单颗流明 80-90
本书详细讲述了Altera FPGA的IP核,使读者更加深入地理解FPGA的开发和应用
刘东华,男,内蒙古人,博士,副教授,2002年毕业于国防科技大学,获信息与通信工程专业博士学位,2004年入中国科学院计算技术研究所计算机科学与技术博士后流动站,2006年出站。曾参与完成科研项目十余项,发表相关学术论文二十余篇,主讲本科生课程《信息论与编码》、研究生课程《纠错编码》和博士生选修课《高级编码技术研讨》,主要研究方向为信息论与信道编码。
书 名: Xilinx FPGA数字电路设计
出版时间: 2012年1月1日
开本: 16开
定价: 85.00元
Chapter 1 使用FPGA芯片设计数字电路的方法
1.1 什么是FPGA
1.2 FPGA芯片的发展过程及其基本架构
1.2.1 PLD的基本架构
1.2.2 PLD的种类
1.3 XilinxFPGA的基本架构
1.3.1 XilinxSpartan?3ANFPGA的基本架构
1.4 XilinxSpartan3ANFPGA芯片型号代表的意义
1.5 数字电路的传统设计方法
1.6 使用FPGA设计数字电路的方法
1.6.1 使用绘图方式设计数字电路的方法
1.6.2 使用VHDL硬件描述语言设计数字电路的方法
1.6.3 使用Verilog硬件描述语言设计数字电路的方法
1.6.4 使用状态机方式设计数字电路的方法
1.7 XilinxISE开发系统功能简介
1.8 使用XilinxISE开发系统设计FPGA及CPLD操作方式的差异
1.9 XilinxISimSimulator简介
1.1 0ModelSim模拟器简介
Chapter2 XilinxISEWebPACK及ModelSimXE
模拟器的下载及安装
2.1 ISEWebPACK软件的下载
2.1.1 登录Xilinx公司网站
2.1.2 进行注册
2.1.3 下载ISEWebPACK软件
2.1.4 ISEWebPACK更新文件的下载
2.1.5 License文件的产生及下载
2.2 ISEWebPACK软件的安装
2.3 XilinxISEWebPACK的更新
2.4 ModelSimXE模拟器的下载及安装
2.4.1 ModelSimXE模拟器的下载
2.4.2 ModelSimXE模拟器的安装
2.4.3 MdelSimLicense文件的下载及安装
2.5 ISEWebPACKLicense文件的更新方法
Chapter3 FPGA芯片开发板
3.1 概述
3.2 依元素XC3S200AN_FT256FPGA芯片开发板
3.3 依元素XC3S200AN_FT256开发板外围装置与FPGA芯片引脚
3.3.1 电源装置
3.3.2 输入装置
3.3.3 输出装置
3.3.4 RS232传输接口
3.3.5 XilinxSpartan3ANXC3S200AN?FTG256FPGA芯片
3.3.6 J1Connector
3.3.7 J2Connector
3.4 XC3S200AN_FT256开发板的下载方式
Chapter4 XilinxISE的简易操作步骤
4.1 如何进入ISEProjectNavigator窗口
4.2 如何新建工程
4.3 如何离开所建立的工程
4.4 ProjectNavigator窗口功能介绍
4.5 如何打开一个旧的工程
4.6 基本逻辑门介绍
4.6.1 非门的电路符号、布尔代数式及真值表
4.6.2 或门的电路符号、布尔代数式及真值表
4.6.3 与门的电路符号、布尔代数式及真值表
4.6.4 异或门的电路符号、布尔代数式及真值表
4.7 基本逻辑门设计方法
4.7.1 取出逻辑门组件
4.7.2 缓冲器组件的取出
4.7.3 执行连线的动作
4.7.4 加入输入/输出端
4.7.5 定义输入/输出端名称
4.8 基本逻辑门功能模拟的执行
4.8.1 TestBench的产生
4.8.2 TestBench语法的检查
4.8.3 使用ISim模拟器的模拟方法
4.8.4 模拟时间的设定
4.8.5 使用ModelSim模拟器的模拟方法
4.9 设计执行
4.9.1 ImplementationConstraintsFile的设定
4.9.2 ImplementDesign的执行
4.10 使用FPGAEditor查看芯片布局与布线
4.11 FPGA芯片资源利用报告的查看
4.12 ConfigurationData的产生
4.13 时序模拟的执行
4.13.1 使用ModelSim执行时序模拟的方法
4.13.2 使用XilinxISimSimulator执行时序模拟的方法
4.14 Configuration的执行
4.14.1 直接下载至FPGA芯片
4.14.2 下载至FPGA芯片内部的FlashMemory
4.14.3 USB下载线的连接方法
4.14.4 直接下载至FPGA与下载至FPGAFlash的差异
4.15 以HDL硬件描述语言设计数字电路的方法
Chapter5 组合逻辑设计实例
5.1 编码器
5.1.1 十进制对二进制编码器
5.1.2 使用绘图方式的设计方法
5.1.3 功能模拟的执行
5.1.4 ModelSim模拟器的简易操作
5.1.5 将十进制对二进制编码器设计成组件模块使用
5.1.6 十进制对二进制编码器组件模块的模拟及下载
5.2 如何将建立的组件模块用于别的工程
5.3 BCD译码器
5.3.1 BCD译码器的基本电路
5.3.2 使用绘图方式的设计方法
5.3.3 将BCD译码器组成组件模块使用
5.3.4 再使用ModelSim模拟电路的功能
5.3.5 执行及下载
5.4 2对4译码器
5.5 多路分配器
5.5.1 1对4多路分配器
5.6 多路选择器
5.6.1 4对1多路选择器
5.7 一位全加器的设计
5.7.1 一位半加器
5.7.2 一位全加器
5.8 二位全加器的设计
5.9 BCD七段显示器译码器的设计
5.9.1 七段显示器的基本架构
5.9.2 七段显示器译码器的真值表
5.9.3 布尔代数式
5.9.4 逻辑电路图
5.9.5 使用XilinxECS绘图
5.9.6 使用ModelSim执行电路功能模拟
5.9.7 将七段显示器译码器设计成组件模块使用
5.9.8 再使用ModelSim模拟电路的功能
5.9.9 ImplementationConstraintsFile的执行
5.9.1 0ImplementDesign的执行
5.9.1 1时序模拟的执行
5.9.1 2Configuration的执行
Chapter6 时序逻辑电路设计
6.1 四位异步加法计数器的设计
6.2 不同频率时钟脉冲产生电路的设计
6.3 具有七段显示器译码器的四位异步加法计数器的设计
Chapter7 VHDL硬件描述语言设计方法
7.1 使用VHDL硬件描述语言设计数字电路
7.1.1 使用ISEHDLTextEditor编辑VHDL硬件描述语言设计
电路
7.1.2 使用ISE语言样板设计VHDL硬件描述语言的方法
7.2 VHDL硬件描述语言的基本架构组成
7.2.1 Library声明的格式
7.2.2 Use声明的格式
7.2.3 Entity电路实体的描述格式
7.2.4 Architecture结构体的描述格式
7.2.5 Structure声明所使用的格式及范例
7.2.6 Dataflow描述的格式及范例
7.2.7 Behavioral行为描述的格式及范例
7.2.8 组成声明描述的格式及范例
Chapter8 VHDL硬件描述语言的描述规则
8.1 VHDL硬件描述语言指令的命名规则
8.1.1 VHDL的批注
8.2 VHDL语句的描述形式
8.3 VHDL的常用指令
8.3.1 IF条件式
8.3.2 WHEN…ELSE语句
8.3.3 CASE…IS…WHEN…WHENOTHERS语句
8.3.4 WITH…SELECT…WHEN…WHENOTHERS语句
8.3.5 LOOP语句
8.3.6 NEXT语句
8.3.7 WAIT语句
8.4 VHDL中所使用的运算符
8.5 VHDL的保留字
Chapter9VHDL设计实例
9.1 3对8译码器
9.2 十六进制加减计数器
9.2.1 分频器的设计
9.2.2 十六进制加减计数器的设计
9.2.3 多路选择器
9.2.4 七段显示器译码器的设计
9.2.5 十六进制加减计数器完整电路的设计
9.3 BCD加减计数器
9.3.1 BCD加减计数器的设计方法
9.3.2 分频器、多路选择器、七段显示器译码器模块的导入
9.3.3 BCD加减计数电路的完整设计
9.4 跑马灯
9.4.1 八位右移寄存器的设计
9.4.2 完整跑马灯的设计
Chapter10VHDL专题设计
1018×8点阵LED
1011基本架构
1012设计方法
1013合成及下载
102液晶显示
1021液晶显示模块基本架构
1022LCM工作原理
1023设计方法
1024VHDL设计
1025合成及下载
1026LCD由右向左移位显示的设计
103键盘
1031键盘读取基本原理
1032设计方法一
1033设计方法二
104蜂鸣器
1041蜂鸣器发音的基本原理
1042设计方法
105RS232接口
1051打开一个新工程
1052VHDL设计
1053合成及下载
1054计算机超级终端的设置
参考文献641