选择特殊符号

选择搜索类型

热门搜索

首页 > 百科 > 给排水百科

基于ARM的嵌入式系统设计实验与实践教程

《基于ARM的嵌入式系统设计实验与实践教程》内容比较系统、完整,密切结合嵌入式系统教学实际,贴近嵌入式开发实际工程应用,由浅入深、循序渐进、实例丰富、步骤详细,可作为高等院校计算机及相关专业的嵌入式系统课程实验教材,也可作为高年级本科生、研究生的创新设计参考书。

基于ARM的嵌入式系统设计实验与实践教程基本信息

基于ARM的嵌入式系统设计实验与实践教程造价信息

  • 市场价
  • 信息价
  • 询价

图方便负压污水收集系统

  • 依据实际项目进行配置(含真空井、真空管道、动力源站)
  • 图方便
  • 13%
  • 图方便(苏州)环保科技有限公司
  • 2022-12-06
查看价格

装配一体化污水处理设备

  • PKY-DIAB-600,Ф8000mm×7000mm,材质碳钢防腐,处理规模600m3/d
  • 鹏凯
  • 13%
  • 鹏凯环境科技股份有限公司
  • 2022-12-06
查看价格

装配一体化污水处理设备

  • PKY-DIAB-1000,Ф10400mm×7000mm,材质碳钢防腐,处理规模1000m3/d
  • 鹏凯
  • 13%
  • 鹏凯环境科技股份有限公司
  • 2022-12-06
查看价格

装配一体化污水处理设备

  • PKY-DIAB-2000,Ф14300mm×7000mm,材质碳钢防腐,处理规模2000m3/d
  • 鹏凯
  • 13%
  • 鹏凯环境科技股份有限公司
  • 2022-12-06
查看价格

装配一体化污水处理设备

  • PKY-DIAB-3000,Ф18000mm×7000mm,材质碳钢防腐,处理规模3000m3/d
  • 鹏凯
  • 13%
  • 鹏凯环境科技股份有限公司
  • 2022-12-06
查看价格

GRG高级装饰系统

  • 厚15-20(双曲、异形、无缝拼接)
  • 湛江市2016年3季度信息价
  • 建筑工程
查看价格

GRG高级装饰系统

  • 厚10-12(双曲、异形、无缝拼接)
  • 湛江市2016年2季度信息价
  • 建筑工程
查看价格

GRG高级装饰系统

  • 厚25-35(双曲、异形、无缝拼接)
  • 湛江市2016年2季度信息价
  • 建筑工程
查看价格

GRG高级装饰系统

  • 厚10-12(双曲、异形、无缝拼接)
  • 湛江市2016年1季度信息价
  • 建筑工程
查看价格

GRG高级装饰系统

  • 厚25-35(双曲、异形、无缝拼接)
  • 湛江市2016年1季度信息价
  • 建筑工程
查看价格

实验教程(科学实验室1室-探究型)

  • 小学科学探究教程
  • 7台
  • 3
  • 不含税费 | 不含运费
  • 2014-12-29
查看价格

嵌入式录播系统

  • 软件内嵌于录播系统主机,运行于嵌入式Linux操作系统环境,支持B/S管理.支持对课堂或培训课堂录制控制和管理,具有录制资源模式、录制电源模式、录制暂停、选择录制格式等功能.支持添加录制片头、添加
  • 1套
  • 3
  • 中高档
  • 不含税费 | 含运费
  • 2019-09-03
查看价格

流程设计套件

  • 拼插结构,易于组装和拆卸,可重复使用.由各种颗粒、轴承、轴、轮、齿轮、连接件特殊件组成,用ABS材料制作.能搭建火中逃生、盖房子、积木分拣流程设计优化、积木分拣流程优化等活动项目.
  • 28套
  • 2
  • 中高档
  • 含税费 | 含运费
  • 2020-04-10
查看价格

旧设备系统对接及安装调试

  • 包含监控大厅在利用旧设备系统接入和调试、新系统安装调试等。
  • 1项
  • 1
  • 高档
  • 含税费 | 不含运费
  • 2017-04-27
查看价格

嵌入式软件

  • 软件运行在ARM芯片上,每15秒读取一次水位数据,自动判断是否出现水淹没报警;通过硬件中断接收3路浮球水位报警探头开关变化信号,实时触发三级水位报警.每15秒服务器通信一次,上报报警信息,每小时拍照一次上报现场照片.
  • 31套
  • 1
  • 中档
  • 含税费 | 含运费
  • 2022-05-26
查看价格

基于ARM的嵌入式系统设计实验与实践教程常见问题

查看详情

基于ARM的嵌入式系统设计实验与实践教程文献

嵌入式系统设计与应用研究 嵌入式系统设计与应用研究

嵌入式系统设计与应用研究

格式:pdf

大小:550KB

页数: 1页

嵌入式系统设计与应用研究

电路与嵌入式系统综合设计实验 电路与嵌入式系统综合设计实验

电路与嵌入式系统综合设计实验

格式:pdf

大小:550KB

页数: 8页

《电路和嵌入式系统综合设计实验》实验报告 LPC单片机 AD功能及使用 姓名: 学号: 指导老师: LPC单片机 AD功能及使用 随着移动设备的流行和发展,嵌入式系统已经成为一个热点。 具有体积大、成本、 功耗 低和可靠性强的突出特点。本文研究的是基于 ARM 嵌入式芯片 AD功能及使用的设计和实 现。采用了飞利浦的 32位 ARM 微处理器 LPC2124作为核心处理器,实现 LPC单片机双通 道 AD转换的功能,并通过串口显示转换电压的结果。 一、 引言及背景 随着电子技术的迅速发展以及计算机在自动检测和自动控制系统中的广泛使用, 利用嵌 入式系统处理模拟信号的情况变得更加普遍。 因为数字电子计算机所处理和传送的都是不连 续的数字信号, 而实际中遇到的大都是连续变化的模拟量。 模拟量经传感器转换成电信号的 模拟量后, 需经 A/D 转换变成 Digit 信号才可输入到数字系统中进行处理

基于FPGA的硬件系统设计实验与实践教程图书信息

书 名: 基于FPGA的硬件系统设计实验与实践教程

作 者:姚爱红

出版社: 清华大学出版社

出版时间: 2011年6月1日

ISBN: 9787302245377

开本: 16开

定价: 29.00元

查看详情

嵌入式系统开发基础与实践教程图书目录

第1章 基于ARM的嵌入式系统与开发简介

1.1 嵌入式系统的基本概念

1.2 嵌入式系统开发环境

1.3 嵌入式操作系统概述

1.4 ARM处理器介绍

第2章 Super-ARM教学实验系统

2.1 Super-ARM 教学实验系统的特点

2.2 Super-ARM教学实验系统的组成

2.2.1 模块化设计的实验箱

2.2.2 完善的编译调试环境

2.3 Super-ARM教学实验系统硬件的使用

2.3.1 主板资源、接口及其配置

2.3.2 底板资源、接口及其配置

2.3.3 核心板的使用

2.3.4 扩展板的使用

2.4 Super-ARM教学实验系统软件的使用

2.4.1 Super-ARM-Demo的使用

2.4.2 Linux-Demo的使用

2.4.3 Linux-Demo的基本操作

2.5 基于JTAG的Flash下载软件

2.5.1 JTAG下载软件的安装

2.5.2 JTAG下载软件的使用

第3章 软件实验环境介绍

3.1 基于ARM的嵌入式开发环境与工具

3.1.1 ARM Developer Suite(ADS)

3.1.2 RealView Developer Suite(RVDS)

3.1.3 ARM硬件仿真器Multi-ICE与Multi-Trace

3.1.4 ARM新版硬件仿真套件RealView-ICE与RealView-Trace

3.1.5 德国Lauterbach公司的TRACE32开发系统

3.2 ARM Developer Suite(ADS)的安装与使用

3.2.1 ARM Developer Suite(ADS)的安装

3.2.2 ADS系统配置

3.2.3 工程项目管理

3.2.4 代码编译与链接

3.2.5 加载调试

3.2.6 实验软件平台与硬件平台的链接

第4章 基于ARM的嵌入式软件开发基础实验

4.1 ARM和Thumb指令系统及上机实验

4.2 C语言编程及上机实验

4.3 C语言与汇编语言交互工作实验

第5章 基本接口实验

5.1 ARM启动及工作模式切换实验

5.2 I/O控制及LED显示实验

5.3 中断处理编程及实验

5.4 定时器及时钟中断实验

5.5 Flash驱动编程及实验

5.6 Nand Flash驱动编程及实验

5.7 实时时钟实验

5.8 I2C驱动编程及实验

5.9 Altera EPM3032A 编程实验

第6章 人机接口实验

6.1 矩阵键盘编程及实验

6.2 LCD真彩色显示驱动编程及实验

6.3 触摸屏(TouchPanel)控制实验

6.4 嵌入式系统汉字显示实验

6.5 A/D转换编程及实验

第7章 通信和总线接口实验

7.1 串口通信实验

7.2 USB1.1协议及S3C2410 USB设备实验

7.3 以太网通信实验

7.4 I2S总线驱动音频实验

7.5 GPRS编程与实验

7.6 GPS编程与实验

7.7 蓝牙编程与实验

7.8 步进电机驱动编程及实验

第8章 实时操作系统实验

8.1 RTOS基础和Nucleus移植实验

8.2 Nucleus应用实验

参考文献

查看详情

基于FPGA的硬件系统设计实验与实践教程图书目录

第1章 可编程逻辑器件简介

1.1 可编程逻辑器件概述

1.1.1 可编程逻辑器件的发展历程

1.1.2 可编程逻辑器件的分类方法

1.2 可编程逻辑器件的设计流程

1.3 fpga发展概况

1.3.1 fpga的主要优势与发展前景

1.3.2 主流fpga产品及供应商简介

习题1

第2章 verilog hdl基础

2.1 前言

2.2 程序示例

2.3 模块

2.3.1 模块的结构

2.3.2 模块的实例化

2.4 变量和信号的类型

2.5 verilog hdl表达式

2.5.1 常量

2.5.2 操作符

2.6 verilog hdl的主要功能语句

2.6.1 verilog hdl对硬件的描述方式

2.6.2 数据流描述

2.6.3 行为描述--过程块

2.7 其他语法规则说明

2.7.1 标识符命名原则

2.7.2 标点的使用

2.7.3 注释

2.7.4 转义字符

2.7.5 编译命令

2.7.6 参数

2.8 示例程序分析

2.9推荐阅读

习题2

第3章 实验环境介绍

3.1 eda软件工具介绍

3.1.1 集成的fpga开发环境

3.1.2 modelsim介绍

3.1.3 synplify简介

3.2 fpga典型实验开发平台简介

3.2.1 康芯gw48-sopc实验台

3.2.2 xilinx xup spartan板

3.3 实验仪器的使用方法

3.3.1 函数信号发生器

3.3.2 数字存储示波器

3.3.3 逻辑分析仪

3.4 熟悉实验环境

3.4.1 实验目的

3.4.2 实验内容

3.4.3 实验步骤

习题3

第4章 基本组合逻辑电路设计

4.1 组合逻辑电路基础知识

4.1.1 组合逻辑电路的分析方法

4.1.2 组合逻辑电路分析举例

4.1.3 组合逻辑电路的设计方法

4.2 数据比较器

4.2.1 数据比较器的功能

4.2.2 比较器电路的设计

4.3 数据选择器

4.3.1 四选一数据选择器

4.3.2 四选一数据选择器的设计

4.3.3 数据选择器的应用

4.4 二进制加法器

4.4.1 半加器

4.4.2 全加器

4.5 编码/译码器

4.5.1 bcd码编码器

4.5.2 bcd码译码器

实验4-1用原理图输入法设计四位加法器

实验4-2数码显示译码器

习题4

第5章 基本时序逻辑设计

5.1 时序逻辑电路的基础知识

5.2 触发器

5.2.1 rs触发器

5.2.2 d触发器

5.2.3 jk触发器与t触发器

5.3 时序逻辑电路的分析方法

5.3.1 同步时序电路的分析方法

5.3.2 异步时序电路的分析方法

5.4 常见的时序逻辑电路设计

5.4.1 移位寄存器

5.4.2 计数器

5.4.3 分频器

5.4.4 顺序脉冲发生器

5.4.5 阶乘运算器

实验5-1可预置的加减计数器实验

实验5-2扭环形计数器

习题5

第6章 有限状态机设计

6.1 状态的描述

6.1.1 整数编码状态

6.1.2 parameter语句声明状态

6.1.3 define编译引导语句

6.2 fsm的设计方法

6.2.1 moore型fsm的设计

6.2.2 mealy型fsm的设计

6.2.3 混合型fsm的设计

6.3 fsm的复位和毛刺问题

6.4 fsm设计示例

6.4.1 乘法器建模

6.4.2 序列检测器的设计

6.4.3 交通灯控制器的设计

实验6-1设计序列检测器

习题6

第7章 加法器设计

7.1 定点加法器

7.1.1 进位链结构

7.1.2 串行进位

7.1.3 并行进位

7.2 浮点加法器

7.2.1 规格化浮点数加减运算基本原理

7.2.2 浮点加法器的设计

7.3 运算器(alu)的设计

实验7-18位加法器的设计

实验7-216位超前进位加法器

习题7

第8章 乘、除法器的设计

8.1 常用的机器数编码格式

8.2 定点乘法器原理及实现

8.2.1 原码一位乘算法及实现

8.2.2 补码一位乘算法及实现

8.3 定点除法器原理及实现

8.3.1 原码不恢复余数除法

8.3.2 补码不恢复余数除法

8.4 快速乘法器

8.4.1 修正布斯算法

8.4.2 华莱士树结构

实验8-1原码两位乘法器

实验8-2补码两位乘法器

习题8

第9章 存储器建模

9.1 只读存储器rom的建模

9.1.1 rom的基本结构

9.1.2 rom的建模

9.1.3 rom的仿真测试

9.2 随机存储器ram的建模

9.2.1 ram的基本结构

9.2.2 ram的建模

9.2.3 ram的仿真测试

9.3 利用ipcore工具生成rom和ram

实验9-1利用sram设计并实现fifo

习题9

第10章 opu的设计

10.1 cpu的基本组成

10.1.1 控制部件

10.1.2 运算部件

10.1.3 寄存器组

10.2 cpu设计的一般过程

10.3 heu-r1处理器指令集的设计

10.3.1 指令格式

10.3.2 指令集的设计

10.4 heu-r1内部数据通路的设计

10.5时序系统的设计

10.6 heu-r1各功能模块的设计

10.6.1 指令译码模块的设计

10.6.2 立即数生成模块

10.6.3 分支处理模块

10.6.4 地址生成模块

10.6.5 算术逻辑单元模块

10.6.6 寄存器组模块

10.6.7 cpu模块

10.7 仿真验证及结果

10.7.1 外围模块建模

10.7.2 系统复位

10.7.3 功能验证

实验10-1heu-r1处理器核的指令集扩展

习题10

第11章 数字电子时钟设计

11.1 数字钟功能需求说明

11.2 实验平台相关电路说明

11.2.1 7段数码管

11.2.2 外部按键

11.2.3 音频输出

11.3 数字钟系统的设计

11.4 数字钟各模块的设计

11.4.1 时钟分频模块

11.4.2 计时模块(包含按键控制)

11.4.3 音频输出模块

11.5 仿真验证

11.6 引脚设置

实验11-1整点报时闹钟设计

习题11

第12章 vga接口控制器

12.1 视频信号原理

12.2 数字视频图像的表示

12.3 vga接口介绍

12.4 vga信号时序

12.5 vga接口控制器设计

12.5.1 vgasig模块

12.5.2 colormap模块

12.5.3 顶层模块

12.5.4 功能仿真

12.5.5 引脚设置

实验12-1800~600分辨率vga接口的设计

实验12-2vga动态图形显示控制

习题12

第13章 fir数字滤波器设计

13.1 数字滤波器概述

13.2 fir滤波器的结构

13.3 fdatool工具使用介绍

13.3.1 matlab简介

13.3.2 fdatool设计fir滤波器的参数

13.4 窗函数法fir滤波器的设计

13.4.1 窗函数的选择

13.4.2 窗函数法fir滤波器的设计步骤

13.5 fir滤波器的fpga实现

13.5.1 滤波器系数的量化

13.5.2 16阶fir滤波器的实现

13.5.3 在modelsim中加入altera仿真库

13.6 fir滤波器的仿真验证

13.6.1 仿真数据文件的格式

13.6.2 测试平台程序的设计

13.6.3 仿真结果分析

实验13-1低通fir滤波器的设计

实验13-2fir滤波器的硬件实现及仿真

习题13

第14章 基于nios的sopc系统

14.1 sopc技术概述

14.1.1 1p核与ip复用技术

14.1.2 片上总线

14.2 嵌入式微处理器核介绍

14.2.1 alteranios ii软核处理器

14.2.2 xilinx microblaze核

14.3 基于nios的sopc系统开发流程

14.4 基于nios的跑马灯控制器的设计

14.4.1 基本sopc系统硬件结构

14.4.2 jtag uart ip核

14.5 跑马灯控制器的硬件实现

14.5.1 新建sopc设计项目

14.5.2 各模块的设计

14.5.3 存储器地址和irq分配

14.5.4 nios ii系统生成

14.5.5 sopc系统生成

14.6 跑马灯控制器的软件设计

14.6.1 c源程序输入

14.6.2 代码优化

14.6.3 程序运行和下载

实验14-1基于nios ii处理器计时器的设计

习题14

附录verilog hdl关键字

参考文献

查看详情

相关推荐

立即注册
免费服务热线: 400-888-9639