选择特殊符号
选择搜索类型
请输入搜索
1. 手动雷击测试 步骤1:打开右下角“电源”按钮,将测试工件用专用测试线连接到雷击测试仪的“脉冲输出”端口和 “公共端”之间; 步骤2:将“自动/手动”选择“手动”状态; 步骤3:打开“高压电源”按钮,即开始升压充电,旋转“电压调节按钮”至合适的雷击电压; 步骤4:启动“放电开关”按钮,即可完成一次放电 注意:每次使用完后,请将电压旋钮调回到起始位置(即低压状态,逆时针调节) 2. 自动雷击测试 步骤1:打开右下角“电源”按钮,将测试工件用专用测试线连接到雷击测试仪的“脉冲输出”端口和 “公共端”之间; 步骤2:将“自动/手动”选择“自动”状态,此时计数、计时功能同时启动; 步骤3:调节“周期调整”旋钮,选择合适的脉冲时间间隔; 步骤4:设置合适的雷击次数; 步骤3:打开“高压电源”按钮; 步骤4:启动“放电开关”按钮,此时进入自动雷击和计数状态,同时旋转“电压调节按钮”至合适的雷击电压; 步骤5:雷击终了,会发出声光报警提示,按“复位”即可消除。 注意:每次使用完后,请将电压旋钮调回到起始位置(即低压状态,逆时针调节) 3. vs测试 步骤1:将电压旋钮调回到起始位置(即低压状态,逆时针调节) 步骤2:将高压万用表用专用测试线(两边灯笼插头)连接到雷击测试仪的“直流输出”端口和 “公共端”之间; 步骤3:将测试工件用专用测试线(一边灯笼插头、一边鳄鱼夹)并连到雷击测试仪的“直流输出”端口和 “公共端”之间; 步骤4:打开右下角“电源”按钮; 步骤5:打开“高压电源”按钮; 步骤6:调节“电压调节按钮”至合适的雷击电压。
1. 连续工作时注意散热; 2. 直流输出端口长期有高压存在,谨防触电; 3. 当机器出现故障时,首先检测电源保险丝是否烧断,如果因为其他原因导致设备不能正常工作,请与厂家联系,协助排除故障; 4. 外接万用表测试绝缘耐压或者vs时,要特别注意万用表的耐压,否则有烧坏万用表的可能(一般万用表的耐压为1000v),如果要测试更高的电压,最好配置专用的高压电压表;
开路电压波形:1.2/50μs,2~10kv 短路电流波形:8/20μs,1~5ka 虚拟阻抗:2Ω±10% 耦合方式:电容耦合 去耦方式:电感+隔离变压器 充电方式:分段式恒压充电 放电方式:三电极点火 相位跟踪:误差<2度 电流测量:罗氏线圈 电压测量:电阻分压器 波形记录:双通道示波器
通常有两种办法,一种是用振荡器,一种是直接频率合成。直接频率和成的办法就是DA转换器
没有问题,设置雷击发生器的能量输出,符合压敏电阻的承受范围内进行测试。ps,雷击发生器hv对com短路冲击都没有问题的。
函数发生器和信号发生器的区别:由于构造不一样,导致产生信号的频率不同,用途就不同。信号发生器(signal generator)解释:是一种能提供各种频率、波形和输出电平电信号的设备,又称信号源或振荡...
1. 产品适用标准: 该仪器完全符合itu-t(国际电联电信标准部)k20 /k21 、iec(国际电工技术委员会)标准iec61000-4-5和国家标准gb/t17626.5的要求。 2. 输出波形: 开路电压波形:1.2/50us
波前时间:t1=1.67×t=1.2us±30% 半峰时间:t2=50us±20% 短路电流波形:8/20us
波前时间:t1=1.25×t=8us±20% 半峰时间:t2=20us±20% 3. 雷击峰值电压、电流: 开路峰值电压:0~10kv 短路峰值电流:0~5ka(仪器输出内阻2Ω) 4. 浪涌触发方式:手动或自动 5. 浪涌发生间隔:30s~90s 6. 浪涌发生次数:1~9999 7. 正负极性转换:正向脉冲/反向脉冲切换
路电流波形:8/20μs,1~5ka 虚拟阻抗:2Ω±10% 耦合方式:电容耦合 去耦方式:电感 隔离变压器 充电方式:分段式恒压充电 放电方式:三电极点火 相位跟踪:误差<2度 电流测量:罗氏线圈 电压测量:电阻分压器 波形记录:双通道示波器
用于防雷器带电试验组合波发生器电路参数的理论计算
组合波信号发生器(CWG)主要用于浪涌保护器或电子设备电磁兼容试验,要求在虚拟阻抗Z为2Ω的情况下,输出1.2/50μs开路电压波或8/20μs短路电流波。基于电路微分方程的方法对CWG等效电路进行数学计算,导出相应的数学关系,给出一套计算图表。对电路参数计算结果进行电路仿真,并将计算结果应用于实际CWG电路设计。同CWG标准参数要求比对,仿真结果最大偏差小于6%;实际设计的CWG参数最大偏差小于8%。结果表明,针对CWG电路参数的计算采用的方法是正确的,计算结果可以应用于CWG设计中电路参数的选取。
PCIe时钟发生器和时钟缓冲器产品组合
产品组合包括现用Si5214x时钟发生器和Si5315x时钟缓冲器,此两款产品针对功耗和成本敏感型PCIe应用;同时还包括针对FPGA和SoC设计应用的Si5335网络定制时钟发生器/缓冲器,这些设计要求支持多种差分时钟格式,同时还需符合PCIe标准。