数字电路实验报告3
数字信号处理实验 第三次实验 验证取样定理 学 号:高 超 姓 名:12081311 指导老师:黄怡、杨萌 选课时间:周一 3-5节 实验时间: 2014年 11月 10日 1 一. 实验目的 验证奈奎斯特取样定理。加深对时域取样后信号频谱变化的认识。 二. 基本原理 麦奎斯特取样定理指出:为了使实信号取样后能够不失真还原,取样频率必须大于信号最高频率的两 倍。 若 为有限带宽的连续信号,其频谱为 ( ),以 为取样间隔对 理想采样,得到理想取样 信号 。 的频谱为 也就是说,一个连续信号经过理想取样后,它的频谱将沿着频率轴,从 开始,每隔一个取样频率 重复出现一次,即频谱产生周期延拓。 三. 实验内容及实验结果 1. 实验内容 (1) 进入:示例 →取样定理示例。阅读“定理内容”和“定理说明” ;改变取样频率 ,观察图中取 样后信号频谱波形的变化情况; 的取值为 30kHz,40kHz和
数字电路实验报告三
贵州大学实验报告 学院: 计算机科学与信息学院 专业:信息安全 班级:信息 111 姓名 学号 实验组 实验时间 指导教师 成绩 实验项目 名称 组合逻辑电路的设计 实 验 目 的 1.学习组合逻辑电路的设计,进一步了解、熟悉和掌握 Quartus II 的使用方法。 2.学习 Verilog HDL 的编程方法。 3.学会使用 Vector Wave 进行波形仿真。 实 验 仪 器 软件: Altera Quartus II 9.0 集成开发环境 实 验 步 骤 1.启动 Quartus II ,建立项目文件并输入设计源文件。 2.对设计文件进行编译。 3.对设计文件进行功能仿真并观察输入,输出波形,以验证逻辑功能是否正确。 4.下载验证。 实 验 内 容 编写需设计的任一组合逻辑电路的 Verilog 代码并仿真 1、 设计一个 7 人表决器 要求:(1)若同意的人数超过半数时,输出
北邮数字电路实验报告知识来自于造价通云知平台上百万用户的经验与心得交流。登录注册造价通即可以了解到相关北邮数字电路实验报告 更新的精华知识、热门知识、相关问答、行业资讯及精品资料下载。同时,造价通还为您提供材价查询、测算、询价、云造价等建设行业领域优质服务。