选择特殊符号
选择搜索类型
请输入搜索
《Delta-Sigma数据转换器》是2007年科学出版社出版的图书,作者是斯哥瑞尔。
本书介绍了Δ∑模数及数模转换器的原理,引入了计算机辅助分析和设计技术。由于Delta-Sigma数据转换的原理有着广泛的应用范围,不仅限于数据转换器,所以本书涉及面广,包括数字电话、数字音频、无线及有线通信、医疗电子等中的Δ∑转换器。作者强调实际操作而不是复杂的数学推导,通过一阶Δ∑调节器引出二阶及高阶调节器,同时讨论了实现方法,给出了设计实例。本书从基本概念开始,由浅入深地介绍了Delta-Sigma转换器,并结合实例帮助读者理解,因此适应各个层次的研究者,既适合于Delta-Sigma数据转换的初学者,同时适合高年级本科生和研究生。
AD,DA中的A指模拟信号,D指数字信号,ADC指模拟信号到数字信号转换器,把电压值电流值转换成二进制码,DAC指数字信号到模拟信号转换器,把二进制码转换成电压电流
大家都知道,从一个房间走到另一个房间,必然要经过一扇门。同样,从一个网络向另一个网络发送信息,也必须经过一道“关口”,这道关口就是网关。顾名思义,网关(Gateway)就是一个网络连接到另一个网络的“...
视频转换器可以把不同格式的多个视频文件合并成一个视频,进行转换哦,实在是太适合编辑视频方面的学习拉!
感应式数字水位传感器及数据转换器的应用设计
感应式数字水位传感器是一种应用于水利工程中水位检测的产品,具有高可靠性及抗干扰性能。介绍了该传感器原理和特点,以及水情设备中普遍使用的Modbus-RTU协议,重点描述了针对该水位计开发的数据转换器的功能,及其软硬件设计框架和看门狗、低功耗设计等,根据应用实例和野外测试数据,说明系统可以在野外应用。目前该系统已经成功应用在工程项目中,运行可靠。
面向PLC的精密信号处理与数据转换器件
可编程逻辑控制(PLC)是一种基于计算机的紧凑的电子系统,它使用数字或者模拟输入/输出模块来控制机器、工艺和其他控制模块。PLC能够接收(输入)和发送(输出)各种不同类型的电气和电子信号,并利用它们来控
在对必要的背景理论基础进行研究之后,《数据转换器》涉及并提供了深入且全面的知识。每章中引导性资料以及众多的实例加强了《数据转换器》的广度和深度,大多数实例是以行为仿真的形式给出的。这些例题和章末的习题有助于理解相关内容,有利于使用某些工具进行自我练习,这些工具对培训和设计工作都是很有效的。
《数据转换器》对工程技术人士也是一本必不可少的教科书,因为它弥补了本专题的资料缺乏系统化、条理化的不足。《数据转换器(影印版)》设想读者已具备模拟和数字电路的扎实基础;具有使用电路和行为分析的仿真工具的基础。具有统计分析的基础也是有用的,但不是绝对必要的。
Dedication
Preface
1. BACKGROUND ELEMENTS
1.1 The Ideal Data Converter
1.2 Sampling
1.2.1 Undersampling
1.2.2 Sampling-time Jitter
1.3 Amplitude Quantization
1.3.1 Quantization Noise
1.3.2 Properties of the Quantization Noise
1.4 kT/C Noise
1.5 Discrete and Fast Fourier Transforms
1.5.1 Windowing
1.6 Coding Schemes
1.7 The D/A Converter
1.7.1 Ideal Reconstruction
1.7.2 Real Reconstruction
1.8 The Z-Transform
References2. DATA CONVERTERS SPECIFICATIONS
2.1 Type of Converter
2.2 Conditions of Operation
2.3 Converter Specifications
2.3.1 General Features
2.4 Static Specifications
2.5 Dynamic Specifications
2.6 Digital and Switching Specifications
References
3. NYQUIST-RATE D/A CONVERTERS
3.1 Introduction
3.1.1 DAC Applications
3.1.2 Voltage and Current References
3.2 Types of Converters
3.3 Resistor based Architectures
3.3.1 Resistive Divider
3.3.2 X-Y Selection
3.3.3 Settling of the Output Voltage
3.3.4 Segmented Architectures
3.3.5 Effect of the Mismatch
3.3.6 Trimming and Calibration
3.3.7 Digital Potentiometer
3.3.8 R-2R Resistor Ladder DAC
3.3.9 Deglitching
3.4 Capacitor Based Architectures
3.4.1 Capacitive Divider DAC
3.4.2 Capacitive MDAC
3.4.3 "Flip Around" MDAC
3.4.4 Hybrid Capacitive-Resistive DACS
3.5 Current Source based Architectures
3.5.1 Basic Operation
3.5.2 Unity Current Generator
3.5.3 Random Mismatch with Unary Selection
3.5.4 Current Sources Selection
3.5.5 Current Switching and Segmentation
3.5.6 Switching of Current Sources
3.6 Other Architectures
References
4. NYQUIST RATE A/D CONVERTERS
4.1 Introduction
4.2 Timing Accuracy
4.2.1 Metastability error
4.3 Full-Flash Converters
4.3.1 Reference Voltages
4.3.2 Offset of Comparators
4.3.3 Offset Auto-zeroing
4.3.4 Practical Limits
4.4 Sub-Ranging and Two-Step Converters
4.4.1 Accuracy Requirements
4.4.2 Two-step Converter as a Non-linear Process
4.5 Folding and Interpolation
4.5.1 Double Folding
4.5.2 Interpolation
4.5.3 Use of Interpolation in Flash Converters
4.5.4 Use of Interpolation in Folding Architectures
4.5.5 Interpolation for Improving Linearity
4.6 Time-Interleaved Converters
4.6.1 Accuracy requirements
4.7 Successive Approximation Converter
4.7.1 Errors and Error Correction
4.7.2 Charge Redistribution
4.8 Pipeline Converters
4.8.1 Accuracy Requirements
4.8.2 Digital Correction
4.8.3 Dynamic Performances
4.8.4 Sampled-data Residue Generator
4.9 Other Architectures
4.9.1 Cyclic (or Algorithmic) Converter
4.9.2 Integrating Converter
4.9.3 Voltage-to-Frequency Converter
References
5. CIRCUITS FOR DATA CONVERTERS
5.1 Sample-and-Hold
5.2 Diode Bridge S&H
5.2.1 Diode Bridge Imperfections
5.2.2 Improved Diode Bridge
5.3 Switched Emitter Follower
5.3.1 Circuit Implementation
5.3.2 Complementary Bipolar S&H
5.4 Features of S& Hs with BJT
5.5 CMOS Sample-and-Hold
5.5.1 Clock Feed-through
5.5.2 Clock Feed-through Compensation
5.5.3 Two-stages OTA as T&H
5.5.4 Use of the Virtual Ground in CMOS S&H
5.5.5 Noise Analysis
5.6 CMOS Switch with Low Voltage Supply
5.6.1 Switch Bootstrapping
5.7 Folding Amplifiers
5.7.1 Current-Folding
5.7.2 Voltage Folding
5.8 Voltage-to-Current Converter
5.9 Clock Generation
References
6. OVERSAMPLING AND LOW ORDER EA MODULATORS
6.1 Introduction
6.1.1 Delta and Sigma-Delta Modulation
6.2 Noise Shaping
6.3 First Order Modulator
6.3.1 Intuitive Views
6.3.2 Use of 1-bit Quantization
6.4 Second Order Modulator
6.5 Circuit Design Issues
6.5.1 Offset
6.5.2 Finite Op-Amp Gain
6.5.3 Finite Op-Amp Bandwidth
6.5.4 Finite Op-Amp Slew-Rate
6.5.5 ADC Non-ideal Operation
6.5.6 DAC Non-ideal Operation
6.6 Architectural Design Issues
6.6.1 Integrator Dynamic Range
6.6.2 Dynamic Ranges Optimization
6.6.3 Sampled-data Circuit Implementation
6.6.4 Noise Analysis
……
7. HIGH-ORDER, CT EA CONVERTERS AND EA DAC
8. DIGITAL ENHANCEMENT TECHNIQUES
9. TESTING OF D/A AND A/D CONVERTERS
作者:(意大利)佛朗哥·马洛博蒂(Franco Maloberti)