选择特殊符号

选择搜索类型

热门搜索

首页 > 百科 > 建设工程百科

数字电路与FPGA

《数字电路与FPGA》是2004年人民邮电出版社出版的图书,作者是刘常澍、赵雅光。

数字电路与FPGA基本信息

数字电路与FPGA造价信息

  • 市场价
  • 信息价
  • 询价

  • 42寸
  • 海尔
  • 13%
  • 深圳市首舟科技有限公司
  • 2022-12-06
查看价格

  • 功率(W):15;品种:普通型铃;防护等级:IP54;额定压(V):220
  • 正泰
  • 13%
  • 广州市正泰电气有限公司
  • 2022-12-06
查看价格

解板

  • 1.2*1219*C SECCN
  • t
  • 邯郸原厂
  • 13%
  • 佛山市顺德区盈通贸易有限公司
  • 2022-12-06
查看价格

解板

  • 0.8*1219*C SECCN
  • t
  • 邯郸原厂
  • 13%
  • 佛山市顺德区盈通贸易有限公司
  • 2022-12-06
查看价格

解板

  • 0.9*1219*C SECC
  • t
  • 邯郸原厂
  • 13%
  • 佛山市顺德区盈通贸易有限公司
  • 2022-12-06
查看价格

  • kW·h
  • 梅州市大埔县2022年2季度信息价
  • 建筑工程
查看价格

  • kW·h
  • 梅州市蕉岭县2022年2季度信息价
  • 建筑工程
查看价格

  • kW·h
  • 梅州市大埔县2022年1季度信息价
  • 建筑工程
查看价格

  • kW·h
  • 梅州市蕉岭县2022年1季度信息价
  • 建筑工程
查看价格

  • kW·h
  • 梅州市大埔县2021年3季度信息价
  • 建筑工程
查看价格

电路接驳

  • 含炉灶、蒸柜、冰箱、风机等
  • 1项
  • 1
  • 中档
  • 含税费 | 含运费
  • 2022-07-05
查看价格

电路改造

  • 满足项目设备电路应用,敷设6平方50米220V缆,含配控制开关、插座等;
  • 1项
  • 3
  • 中档
  • 含税费 | 含运费
  • 2021-12-08
查看价格

射频电路

  • SDVC-75-5
  • 210m
  • 1
  • 含税费 | 含运费
  • 2010-10-26
查看价格

电路游戏2

  • 展项由展台、手柄、导线及温度计等组成.摇动发机摇柄,速度越快,产生的流越大,温度升高的越快;导线越长,阻越大,温度升高越快.流流经线、器等部位时,因本身的阻因素,引起线、器等发热现象.
  • 1项
  • 1
  • 中高档
  • 不含税费 | 含运费
  • 2022-09-16
查看价格

电路游戏2

  • 展项由展台、手柄、导线及温度计等组成.摇动发机摇柄,速度越快,产生的流越大,温度升高的越快;导线越长,阻越大,温度升高越快.流流经线、器等部位时,因本身的阻因素,引起线、器等发热现象.
  • 1项
  • 1
  • 高档
  • 不含税费 | 含运费
  • 2022-09-14
查看价格

数字电路与FPGA常见问题

查看详情

数字电路与FPGA文献

数字电路与仿真课程项目化教学改革探索 数字电路与仿真课程项目化教学改革探索

数字电路与仿真课程项目化教学改革探索

格式:pdf

大小:112KB

页数: 1页

数字电路是电子类学生必修的专业基础课程,具有较强的理论性、应用性和工程实践性。传统的教学模式和教学方法很难适应高职教学的要求,在高职高专数字电路与仿真课程中实施项目教学法,有利于提高学生的学习积极性、动手和解决实际问题的能力。

南航电路与系统考研数字电路历年真题答案 南航电路与系统考研数字电路历年真题答案

南航电路与系统考研数字电路历年真题答案

格式:pdf

大小:112KB

页数: 12页

南航电路与系统考研数字电路历年真题答案

Xilinx FPGA数字电路设计图书目录

Chapter 1 使用FPGA芯片设计数字电路的方法

1.1 什么是FPGA

1.2 FPGA芯片的发展过程及其基本架构

1.2.1 PLD的基本架构

1.2.2 PLD的种类

1.3 XilinxFPGA的基本架构

1.3.1 XilinxSpartan?3ANFPGA的基本架构

1.4 XilinxSpartan3ANFPGA芯片型号代表的意义

1.5 数字电路的传统设计方法

1.6 使用FPGA设计数字电路的方法

1.6.1 使用绘图方式设计数字电路的方法

1.6.2 使用VHDL硬件描述语言设计数字电路的方法

1.6.3 使用Verilog硬件描述语言设计数字电路的方法

1.6.4 使用状态机方式设计数字电路的方法

1.7 XilinxISE开发系统功能简介

1.8 使用XilinxISE开发系统设计FPGA及CPLD操作方式的差异

1.9 XilinxISimSimulator简介

1.1 0ModelSim模拟器简介

Chapter2 XilinxISEWebPACK及ModelSimXE

模拟器的下载及安装

2.1 ISEWebPACK软件的下载

2.1.1 登录Xilinx公司网站

2.1.2 进行注册

2.1.3 下载ISEWebPACK软件

2.1.4 ISEWebPACK更新文件的下载

2.1.5 License文件的产生及下载

2.2 ISEWebPACK软件的安装

2.3 XilinxISEWebPACK的更新

2.4 ModelSimXE模拟器的下载及安装

2.4.1 ModelSimXE模拟器的下载

2.4.2 ModelSimXE模拟器的安装

2.4.3 MdelSimLicense文件的下载及安装

2.5 ISEWebPACKLicense文件的更新方法

Chapter3 FPGA芯片开发板

3.1 概述

3.2 依元素XC3S200AN_FT256FPGA芯片开发板

3.3 依元素XC3S200AN_FT256开发板外围装置与FPGA芯片引脚

3.3.1 电源装置

3.3.2 输入装置

3.3.3 输出装置

3.3.4 RS232传输接口

3.3.5 XilinxSpartan3ANXC3S200AN?FTG256FPGA芯片

3.3.6 J1Connector

3.3.7 J2Connector

3.4 XC3S200AN_FT256开发板的下载方式

Chapter4 XilinxISE的简易操作步骤

4.1 如何进入ISEProjectNavigator窗口

4.2 如何新建工程

4.3 如何离开所建立的工程

4.4 ProjectNavigator窗口功能介绍

4.5 如何打开一个旧的工程

4.6 基本逻辑门介绍

4.6.1 非门的电路符号、布尔代数式及真值表

4.6.2 或门的电路符号、布尔代数式及真值表

4.6.3 与门的电路符号、布尔代数式及真值表

4.6.4 异或门的电路符号、布尔代数式及真值表

4.7 基本逻辑门设计方法

4.7.1 取出逻辑门组件

4.7.2 缓冲器组件的取出

4.7.3 执行连线的动作

4.7.4 加入输入/输出端

4.7.5 定义输入/输出端名称

4.8 基本逻辑门功能模拟的执行

4.8.1 TestBench的产生

4.8.2 TestBench语法的检查

4.8.3 使用ISim模拟器的模拟方法

4.8.4 模拟时间的设定

4.8.5 使用ModelSim模拟器的模拟方法

4.9 设计执行

4.9.1 ImplementationConstraintsFile的设定

4.9.2 ImplementDesign的执行

4.10 使用FPGAEditor查看芯片布局与布线

4.11 FPGA芯片资源利用报告的查看

4.12 ConfigurationData的产生

4.13 时序模拟的执行

4.13.1 使用ModelSim执行时序模拟的方法

4.13.2 使用XilinxISimSimulator执行时序模拟的方法

4.14 Configuration的执行

4.14.1 直接下载至FPGA芯片

4.14.2 下载至FPGA芯片内部的FlashMemory

4.14.3 USB下载线的连接方法

4.14.4 直接下载至FPGA与下载至FPGAFlash的差异

4.15 以HDL硬件描述语言设计数字电路的方法

Chapter5 组合逻辑设计实例

5.1 编码器

5.1.1 十进制对二进制编码器

5.1.2 使用绘图方式的设计方法

5.1.3 功能模拟的执行

5.1.4 ModelSim模拟器的简易操作

5.1.5 将十进制对二进制编码器设计成组件模块使用

5.1.6 十进制对二进制编码器组件模块的模拟及下载

5.2 如何将建立的组件模块用于别的工程

5.3 BCD译码器

5.3.1 BCD译码器的基本电路

5.3.2 使用绘图方式的设计方法

5.3.3 将BCD译码器组成组件模块使用

5.3.4 再使用ModelSim模拟电路的功能

5.3.5 执行及下载

5.4 2对4译码器

5.5 多路分配器

5.5.1 1对4多路分配器

5.6 多路选择器

5.6.1 4对1多路选择器

5.7 一位全加器的设计

5.7.1 一位半加器

5.7.2 一位全加器

5.8 二位全加器的设计

5.9 BCD七段显示器译码器的设计

5.9.1 七段显示器的基本架构

5.9.2 七段显示器译码器的真值表

5.9.3 布尔代数式

5.9.4 逻辑电路图

5.9.5 使用XilinxECS绘图

5.9.6 使用ModelSim执行电路功能模拟

5.9.7 将七段显示器译码器设计成组件模块使用

5.9.8 再使用ModelSim模拟电路的功能

5.9.9 ImplementationConstraintsFile的执行

5.9.1 0ImplementDesign的执行

5.9.1 1时序模拟的执行

5.9.1 2Configuration的执行

Chapter6 时序逻辑电路设计

6.1 四位异步加法计数器的设计

6.2 不同频率时钟脉冲产生电路的设计

6.3 具有七段显示器译码器的四位异步加法计数器的设计

Chapter7 VHDL硬件描述语言设计方法

7.1 使用VHDL硬件描述语言设计数字电路

7.1.1 使用ISEHDLTextEditor编辑VHDL硬件描述语言设计

电路

7.1.2 使用ISE语言样板设计VHDL硬件描述语言的方法

7.2 VHDL硬件描述语言的基本架构组成

7.2.1 Library声明的格式

7.2.2 Use声明的格式

7.2.3 Entity电路实体的描述格式

7.2.4 Architecture结构体的描述格式

7.2.5 Structure声明所使用的格式及范例

7.2.6 Dataflow描述的格式及范例

7.2.7 Behavioral行为描述的格式及范例

7.2.8 组成声明描述的格式及范例

Chapter8 VHDL硬件描述语言的描述规则

8.1 VHDL硬件描述语言指令的命名规则

8.1.1 VHDL的批注

8.2 VHDL语句的描述形式

8.3 VHDL的常用指令

8.3.1 IF条件式

8.3.2 WHEN…ELSE语句

8.3.3 CASE…IS…WHEN…WHENOTHERS语句

8.3.4 WITH…SELECT…WHEN…WHENOTHERS语句

8.3.5 LOOP语句

8.3.6 NEXT语句

8.3.7 WAIT语句

8.4 VHDL中所使用的运算符

8.5 VHDL的保留字

Chapter9VHDL设计实例

9.1 3对8译码器

9.2 十六进制加减计数器

9.2.1 分频器的设计

9.2.2 十六进制加减计数器的设计

9.2.3 多路选择器

9.2.4 七段显示器译码器的设计

9.2.5 十六进制加减计数器完整电路的设计

9.3 BCD加减计数器

9.3.1 BCD加减计数器的设计方法

9.3.2 分频器、多路选择器、七段显示器译码器模块的导入

9.3.3 BCD加减计数电路的完整设计

9.4 跑马灯

9.4.1 八位右移寄存器的设计

9.4.2 完整跑马灯的设计

Chapter10VHDL专题设计

1018×8点阵LED

1011基本架构

1012设计方法

1013合成及下载

102液晶显示

1021液晶显示模块基本架构

1022LCM工作原理

1023设计方法

1024VHDL设计

1025合成及下载

1026LCD由右向左移位显示的设计

103键盘

1031键盘读取基本原理

1032设计方法一

1033设计方法二

104蜂鸣器

1041蜂鸣器发音的基本原理

1042设计方法

105RS232接口

1051打开一个新工程

1052VHDL设计

1053合成及下载

1054计算机超级终端的设置

参考文献641

查看详情

Xilinx FPGA数字电路设计图书信息

书 名: Xilinx FPGA数字电路设计

出版时间: 2012年1月1日

开本: 16开

定价: 85.00元

查看详情

FPGA设计与应用目录

第1章FPGA概述

1.1FPGA的发展历程

1.2FPGA的基本原理

1.2.1基于查找表的FPGA的基本结构及逻辑实现原理

1.2.2基于乘积项的FPGA的基本结构及逻辑实现原理

1.2.3FPGA的配置应用

1.3FPGA的设计方法

1.4FPGA的设计流程

1.4.1基于"自顶向下"设计方法的FPGA设计流程

1.4.2基于"自顶向下"设计流程的优点

1.5总结与结论

第2章硬件描述语言入门

2.1VHDL入门

2.1.1VHDL的模块组织

2.1.2基本的数据类型及常量、变量、信号

2.1.3运算符及表达式

2.1.4VHDL基本语句

2.1.5典型电路的设计

2.2VerilogHDL入门

2.2.1VerilogHDL模块的结构

2.2.2基本的数据类型及常量、变量

2.2.3运算符及表达式

2.2.4语句

2.2.5典型电路的设计

2.2.6小结

2.3总结与结论

第3章简单电路的HDL设计

3.1基本组合逻辑运算

3.1.1与运算

3.1.2或运算

3.1.3异或运算

3.1.4与非运算

3.1.5二选一多路选择器

3.1.6两位比较器

3.2基本时序器件--寄存器

3.2.1D触发器

3.2.2T触发器

3.2.3J-K触发器

3.2.4时序器件--移位寄存器

3.3简单数学运算

3.3.14位加法器

3.3.24位计数器

3.3.34位乘法器

3.4总结与结论

第4章FPGA的同步设计

4.1同步的定义

4.2同步部件

4.2.1基本的同步部件

4.2.2同步清除D型触发器

4.2.3E型触发器

4.2.4T型触发器

4.2.5同步R-S触发器

4.2.6R型触发器

4.3状态产生

4.3.1状态的无条件执行

4.3.2状态的有条件执行

4.4中央允许产生器

4.5同步清除

4.6时钟歪斜的清除

4.7异步接口

4.7.1互相同步的系统

4.7.2互相异步的系统

4.7.3同步系统的异步输入

4.7.4握手发送数据的安全性

4.7.5微处理器存储器映射中的FPGA

4.7.6亚稳定性

4.7.7小结

4.8总结与结论

第5章常见的FPGA设计实例

……

第6章FPGA的配置与编程

第7章3DES算法的FPGA实现及其在3DES-PCI安全卡中的应用

第8章FPGA发展趋势

附录1世界著名的FPGA厂商

附录2常用的FPGA开发工具

参考文献

查看详情

相关推荐

立即注册
免费服务热线: 400-888-9639