选择特殊符号

选择搜索类型

热门搜索

首页 > 百科 > 电气百科

序列发生器

序列信号是把一组0、1数码按一定规则顺序排列的串行信号,可以做同步信号、地址码、数据等,也可以做控制信号。

序列发生器简介

序列信号是把一组0、1数码按一定规则顺序排列的串行信号,可以做同步信号、地址码、数据等,也可以做控制信号

而序列发生器就是产生一系列特定的信号的仪器

我们用设计序列发生器的过程来解释序列发生器

假设设计一个110100的序列发生器,开始确定6个状态,110,101,010,100,001,011,分别用S0-S5表示,则状态转换图位:

Q2 Q1 Q0 Q2' Q1' Q0' W2 W1 W0

1 1 0 1 0 1 s R S

1 0 1 0 1 0 R r s

0 1 0 1 0 0 S R r

1 0 0 0 0 1 R r S

0 0 1 0 1 1 r S r

0 1 1 1 1 0 S s R

根据上图画出卡诺图就可以了。

可以用文字卡诺图,再连线

查看详情

序列发生器造价信息

  • 市场价
  • 信息价
  • 询价

燃气蒸汽发生器

  • DSZQ-80,蒸量:80L 输出功率:60KW,650×520×1350,50kg
  • 自由能
  • 13%
  • 佛山自由能电器有限公司
  • 2022-12-06
查看价格

燃气蒸汽发生器

  • WYZQ-80L,蒸量:80L 输出功率:50KW,590×420×960,50kg
  • 自由能
  • 13%
  • 佛山自由能电器有限公司
  • 2022-12-06
查看价格

燃气蒸汽发生器

  • WYZQ-100L,蒸量:100L 输出功率:65KW,670×540×960,60kg
  • 自由能
  • 13%
  • 佛山自由能电器有限公司
  • 2022-12-06
查看价格

燃气蒸汽发生器

  • WYZQ-160L,蒸量:160L 输出功率:100KW,830×700×960,80kg
  • 自由能
  • 13%
  • 佛山自由能电器有限公司
  • 2022-12-06
查看价格

蒸汽发生器

  • WYZQ-100L,蒸量:100L 输出功率:65KW,670×540×960,60kg
  • 自由能
  • 13%
  • 佛山自由能电器有限公司
  • 2022-12-06
查看价格

乙炔发生器

  • 容量5L
  • 台班
  • 汕头市2012年4季度信息价
  • 建筑工程
查看价格

乙炔发生器

  • 容量10L
  • 台班
  • 汕头市2012年4季度信息价
  • 建筑工程
查看价格

乙炔发生器

  • 容量3L
  • 台班
  • 汕头市2012年3季度信息价
  • 建筑工程
查看价格

乙炔发生器

  • 容量5L
  • 台班
  • 汕头市2012年3季度信息价
  • 建筑工程
查看价格

乙炔发生器

  • 容量10L
  • 台班
  • 汕头市2012年3季度信息价
  • 建筑工程
查看价格

臭氧发生器

  • 臭氧发生器
  • 1台
  • 3
  • 中高档
  • 含税费 | 含运费
  • 2017-10-25
查看价格

发生器

  • 1.名称:成套次氯酸钠发生器2.型号: CJHB-600,有效氯产量600g/h,功率N=7.5KW3.其他:满足招标文件及设计图纸要求
  • 2台
  • 3
  • 湘怡源生、福建浩达、和创智云
  • 中档
  • 含税费 | 含运费
  • 2021-10-27
查看价格

报警信号发生器

  • 报警信号发生器
  • 1台
  • 1
  • 中档
  • 含税费 | 含运费
  • 2022-06-09
查看价格

报警信号发生器

  • 报警信号发生器
  • 1套
  • 1
  • 中档
  • 含税费 | 含运费
  • 2016-03-11
查看价格

臭氧发生器

  • 臭氧投加量0.5mg/L,臭氧发生器臭氧产量82g/h/台,3KW
  • 1台
  • 1
  • 中档
  • 含税费 | 含运费
  • 2022-11-11
查看价格

序列发生器常见问题

查看详情

序列发生器文献

正弦信号发生器 正弦信号发生器

正弦信号发生器

格式:pdf

大小:1.5MB

页数: 14页

第 1 页 共 14 页 正弦信号发生器 姜守军 指导教师:张珂 摘要 本设计基于 DDS 芯片 AD9854 和单片机芯片 AT89S52设计信号发生 器。该发生器能够稳定输出电压峰 -峰值 6V 的正弦信号 、1MHz—10Mhz的模 拟幅度调制 (AM)信号、 100KHz固定载波二进制 PSK、ASK信号,并能适时显 示正弦信号发生器的频率。本设计采用模块化的设计思想,包括 DDS信号发 生电路,单片机控制电路,调制信号产生电路等功能模块。单片机主要用做 控制 DDS和频率显示, DDS经七阶椭圆函数低通滤波器型和放大器可产生 2.2V 左右稳定的正弦波信号, 该信号经不同功能模块可产生题目所要求的信 号。本信号发生器经过软件、硬件的综合调试,能准确地用单片机控制,能 产生 1kHz---100MHz正弦波信号。整个系统较好的实现了题目的要求,大部 分性能指标已完成或超过任务书指标

实验二正弦信号发生器设计 实验二正弦信号发生器设计

实验二正弦信号发生器设计

格式:pdf

大小:1.5MB

页数: 22页

实验二正弦信号发生器设计

解扰器功能

完成扰码和解扰的电路相应地称为扰码器和解扰器,扰码器实际上就是伪随机序列发生器。伪随机序列是由数字电路产生的周期序列,但具有类似随机噪声的一些统计特性,因此称为伪随机序列或伪噪声序列。其中m序列(最长线性反馈移位寄存器序列)具有很好的伪噪声性质,并且产生方法比较简单,所以最为常用。关于伪随机序列的基本原理在此不详尽介绍,请参考数字通信方面的书籍。

查看详情

FPGA/CPLD应用设计200例目录

上册

第1篇FPGA/CPLD典型应用设计实例

1.1FFT(快速傅里叶变换)的FPGA设计与实现

1.2数字式存储示波器

1.3汽车尾灯控制电路设计

1.4数字钟电路设计

1.5数字调制(FSK)信号发生器

1.6电子数字闹钟

1.7函数发生器设计

1.8伪随机序列发生器

1.9多功能点阵牌电路设计

1.10光通信PDH的标准伪随机图案发生器设计

1.11数字秒表

1.12电子密码锁

1.13数字电压表

1.14自动交通控制系统

1.15交通信号灯控制器

1.16交通控制灯逻辑电路系统设计

1.17十字路口交通管理信号灯系统设计

1.18交通灯控制程序设计

1.19交通灯电路设计

1.20无线通信中的全数字调制器设计

1.21无线通信中的全数字解调器设计

1.22采用VHDL语言设计的数字频率计

1.23数字显示频率计

1.24简易数字频率计设计

1.254位数字频率计

1.26采用VerilogHDL语言设计的频率计

1.27简易频率计电路设计

1.28简易频率计设计

1.29电子数字钟

1.30采用VerilogHDL语言设计的电子数字钟

1.31采用VHDL语言设计的电子数字钟

1.32电子时钟电路设计

1.33计时器

1.34波形发生器电路设计

1.35LED数码管动态显示设计

1.36流水灯电路设计

1.37直流步进电机控制电路设计

1.38ADC电压测量电路设计

1.39简易电子钟设计

1.40数字抢答器

1.41序列检测器

1.42UART通用异步串行口设计

1.43简易周期信号测试仪

1.44序列信号发生器

1.45通信、雷达和遥测用序列检测器的设计

1.46数字密码锁

1.47伪随机序列信号发生器设计

1.48FIFO存储器的VHDL描述

1.49采用VerilogHDL语言设计的UART通用异步收发器.

1.50倍频电路

1.51双向数据转换器

1.52键盘电路

1.53数码LED显示器

1.54多位加法器电路

1.556位数码管动态扫描及译码电路

1.56非2的幂次分频电路

1.57非整数分频电路

1.58常用电路的VHDL描述

1.59同步一百进制计数器的设计

1.60门电路设计

1.61时序电路设计

1.62组合逻辑电路设计

1.63频率合成技术--基于FPGA的直接数字合成器(DDS)设计

1.64串行通信MAX232接口电路设计

1.652的幂次分频电路

1.66环形计数器与扭环形计数器

1.678位可逆计数器和三角波发生器

1.68并/串转换器

1.694选1数据选择器

1.704位二进制数/8421BCD码

1.71移位寄存器设计

1.72三进制计数器设计

1.73移位型控制器的设计与实现

1.74存储器接口电路设计

1.754位加法器设计

1.76乘法器设计

1.77译码器设计

1.78可变模计数器设计

1.79整数增益放大器设计与测试

1.80滤波器的设计与测试

1.81比较器的设计与测试

1.82带阻有源滤波器设计

1.83线性反馈移位寄存器LFSR的FPGA设计与实现

1.84线性分析、循环码编码译码器的FPGA设计与实现

1.85数据传输与I/O接口标准

1.86异步收发器

1.87有限脉冲响应(FIR)数字滤波器的FPGA设计与实现

1.88逐次逼近型ADC

1.89乘法器的FPGA设计与实现

1.90总线仲裁电路的设计

1.91ALU(算术逻辑部件)设计

1.92脉冲分配器设计

1.93二进制码/格雷码的转换

1.94直接序列扩频通信系统设计

1.95并/串转换模块设计

1.96移位相加模块设计

1.97时延环节模块设计

1.98多波形发生器设计

1.99三位乘法器设计

1.100小信号测量系统

1.101单片电路设计

1.102简易数字锁

1.103交通灯控制器

1.104闪烁灯和流水灯设计与仿真

1.1053DES算法的FPGA实现及其在3DES-PCI安全卡中的应用

1.106边界扫描测试

1.107交通信号灯

1.108交通灯监视电路设计

1.109汉字显示

1.110汉字显示电路设计

1.111洗衣机控制电路设计

1.112篮球30s可控计时器设计

1.113悦耳的音响设计

1.114乐曲演奏电路设计

1.115多音阶电子琴电路设计

1.116《友谊地久天长》乐曲演奏电路设计

1.117软件无线电内插滤波器设计

1.118量程自动转换的数字式频率计

1.119游戏电路设计

1.120全自动电梯控制电路

1.1218位二进制乘法电路

1.122自动售邮票机

参考文献

下册

第2篇FPGA/CPLD产品设计、开发技巧与秘诀

2.1如何根据项目选择器件

2.2可编程器件的选择原则

2.3确定初步方案的方法与技巧

2.4基于可编程逻辑器件的数字系统的设计流程

2.5掌握常用FPGA/CPLD

2.6EDA技术的基本设计方法

2.7数字系统设计中的低功耗设计方法

2.8动态可编程重构技术

2.9多级逻辑的设计技巧

2.10VerilogHDL设计方法与技巧

2.11FPGA设计的稳定性探讨

2.12同步电路设计技巧

2.13图形设计法的实用技术

2.14状态机设计技巧

2.15存储器的VHDL实现方法与技巧

2.16存储器设计典型实例

2.17只读存储器

2.18比较器

2.19多路选择器

2.20三态总线

2.21m序列的产生和性质

2.22对具体某一信号的连续存储

2.23典型的时序逻辑电路分析与描述

2.24用VerilogHDL的时序逻辑电路设计

2.25时序逻辑电路的设计方法与技巧

2.26FPGA/CPLD的设计和优化

2.27CPLD典型器件ispPAC20的扩展应用技巧

2.28CPLD典型器件ispPAC的基本应用技巧

2.29VerilogHDL设计组合逻辑电路技巧

2.30VHDL设计组合逻辑电路技巧

2.31LED七段译码器的分析与设计

2.32电路的仿真技巧

2.33宏器件及其调用

2.34ispPAC的增益调整方法

2.35数字系统的描述方法

2.36FPGA系统设计与调试技巧

2.37典型的下载/配置方式

2.38Xilinx器件的下载

2.39ByteBlaster并口下载电缆

2.40单个FLEX系列器件的PS配置(下载电缆连接与下载操作)

2.41多个FLEX器件的PS配置(下载电路连接与下载操作)

2.42单个MAX器件的JTAG方式编程(POF文件连接与编程)

2.43单个FLEX器件的JTAG方式配置(SOF文件连接与编程)

2.44多个MAX/FLEX器件的JTAG方式编程/配置(连接与编程)

2.45主动串行与被动串行配置模式

2.46门禁系统设计技巧

2.47两种实际应用的计数器电路设计

2.48常用触发器及其应用设计技巧

2.49加法器设计

2.50ispPAC的接口电路设计

2.51编程接口和编程--ISP方式和JTAG方式

2.52利用VerilogHDL设计状态机的技巧

2.53系统级层次式设计

2.54边界扫描测试技术

2.55在系统下载电缆与评估板

2.56用CPLD和单片机设计电子系统

2.57怎样优化程序

2.58怎样才能避免潜在的危险

2.59毛刺的产生及其消除技巧

2.60计数器设计与FPGA资源

2.61组合逻辑电路的竞争冒险及其消除技巧

2.62选择器设计和FPGA资源

2.63基于FPGA/CPLD应用设计的23点经验总结

第3篇FPGA/CPLD常用工具及软件特性

3.1常用的FPGA开发工具

3.2常用EDA设计工具

3.3FPGA/CPLD数字逻辑实验平台

3.4软件资源

3.5典型常用的VerilogHDL语言(应用设计举例)

3.6VerilogHDL的一般结构

3.719种常用电路的VerilogHDL描述

3.8典型常用的VHDL语言(应用设计举例)

3.910种常用电路的VHDL描述.

第4篇FPGA/CPLD常用芯片结构及特点

4.1FPGA和CPLD的结构性能对照

4.2FPGA/CPLD的基本结构和原理

4.3Xilinx系列CPLD

4.4Altera系列CPLD

4.5现场可编程系统芯片FPSC

4.6无限可重构可编程门阵列ispXPGA

4.7ispXPLD器件

4.8在系统可编程通用数字开关ispGDS和互连器件ispGDX/V

4.9在系统可编程模拟器件的原理

4.10各种在系统可编程模拟器件的结构

4.11ispLSI系列器件的性能参数

4.12ispLSI系列器件的主要技术特性

4.13ispLSI系列器件的编程方法

4.14成熟器件与新型器件

4.15FPGA/CPLD器件的编程

附录l现场可编程逻辑器件主流产品一览

附录2各种器件的下载电路(在系统可编程ispJTAGTM芯片设计指导)

附录3Lattice系统宏(器件库)

附录4国内外常用二进制逻辑元件图形符号对照表

附录5世界著名的FPGA厂商及商标符号

附录6实验开发板电路原理图

附录7常用FPGA的端口资源

附录8两种CPLD实验仪器面板图及电路图

附录9CPLD主要器件引脚图

附录10缩略语词汇表

参考文献

……

查看详情

相关推荐

立即注册
免费服务热线: 400-888-9639