造价通

反馈
取消

热门搜词

造价通

取消 发送 反馈意见

频率综合器工作原理

2018/06/19171 作者:佚名
导读: ADF4350 芯片在内部集成了 VCO, 并且整个芯片体积很小, 为 32 引脚LFCSP_VQ 形式,这样锁相环电路具有结构简单、 尺寸小、 调试工作量小、 抗干扰性能好等优点。通过设置芯片内部的计数器等就可以得到需要的频率,具体可以通过式( 1) 和式( 2) 计算。RFOUT = fPFD × ( INT + ( FRAC/MOD) ) , ( 1)式中,RFOUT为外部电压控制振荡

ADF4350 芯片在内部集成了 VCO, 并且整个芯片体积很小, 为 32 引脚LFCSP_VQ 形式,这样锁相环电路具有结构简单、 尺寸小、 调试工作量小、 抗干扰性能好等优点。通过设置芯片内部的计数器等就可以得到需要的频率,具体可以通过式( 1) 和式( 2) 计算。

RFOUT = fPFD × ( INT + ( FRAC/MOD) ) , ( 1)

式中,RFOUT为外部电压控制振荡器( VCO) 的输出频率; INT 为二进制 16 位计数器的预设分频比; MOD为预设小数模数; FRAC 为小数分频的分子。

fPFD = REFIN × [ ] ( 1 + D) /( R × ( 1 + T) ) , ( 2)

式中,REFIN为基准输入频率; D 为 REFIN倍频器位;T 为 REFIN二分频位; R 为二进制 10 位可编程参考分频器的预设分频比。

利用 ADF4350 芯片能够设计小型化的频率综合器,并通过 ADIsimPLL 软件可以仿真出相位噪声的指标。在 2.23 GHz 时相位噪声在偏离 1 kHz 时能够达到至少 85 dBc /Hz, 完全能够应用于卫星导航通信系统中 。

*文章为作者独立观点,不代表造价通立场,除来源是“造价通”外。
关注微信公众号造价通(zjtcn_Largedata),获取建设行业第一手资讯

热门推荐

相关阅读