第1章数制和编码1
1.1数制1
1.1.1二进制1
1.1.2八进制2
1.1.3十六进制2
1.1.4二进制与八进制、十六进制之间的转换2
1.1.5二进制与十进制之间的转换3
1.2编码5
1.2.1带符号的二进制数的编码5
1.2.2带小数点的数的编码8
1.2.3十进制数的二进制编码10
1.2.4格雷码11
1.2.5字符编码12
习题13第2章逻辑代数及逻辑函数的化简15
2.1逻辑代数的基本原理15
2.1.1逻辑代数的基本运算15
2.1.2逻辑代数的基本公式、规则、附加公式16
2.1.3基本逻辑电路20
2.2逻辑函数的化简
习题51第3章集成门电路与触发器55
3.1集成逻辑电路的分类55
3.2正逻辑和负逻辑的概念56
3.3TTL门电路
3.4触发器70
3.4.1基本R\|S触发器70
3.4.2电位触发方式的触发器71
3.4.3边沿触发方式的触发器73
3.4.4比较电位触发器和边沿触发器76
3.4.5主\|从触发方式的触发器77
3.5触发器的开关特性及时钟偏移81
3.6TTL系列86
习题90第4章组合逻辑电路101
4.1译码器101
4.1.1变量译码器101
4.1.2码制变换译码器110
4.1.3显示译码器114
4.2数据选择器117
4.2.1原理117
4.2.2常见的数据选择器118
4.2.3数据选择器的应用120
4.3编码器125
4.4数字比较器127
4.4.1并行比较器的原理127
4.4.2"分段比较"的原理129
4.5算术逻辑运算单元131
4.5.1一位加法器131
4.5.24位串行进位加法器133
4.5.34位并行进位加法器134
4.5.416位并行进位加法器138
4.5.6超前进位扩展器146
4.6奇偶检测电路148
4.6.1原理148
4.6.2奇偶检测电路149
4.6.3奇偶检测电路的应用和扩展150
4.7组合逻辑电路中的竞争和险象151
4.8集成化组合逻辑电路的开关参数154
4.8.1译码器的开关参数154
4.8.2数据选择器的开关参数154
4.8.3算术逻辑运算单元的开关参数155
4.9组合逻辑电路的测试155
习题158第5章同步时序电路166
5.1同步时序电路的结构166
5.2激励表、状态表及状态图168
5.3同步时序电路的分析170
5.4同步时序电路的设计173
5.4.1原始状态表的构成174
5.4.2状态表的简化175
5.4.3状态分配、求激励函数与输出函数180
5.4.4不完全确定状态的同步时序电路的设计181
5.4.5设计举例184
5.5集成化的同步时序电路188
5.5.1寄存器188
5.5.2移位寄存器194
5.5.3寄存器和移位寄存器的应用201
5.5.4同步计数器206
5.6同步时序电路的测试223
习题225第6章异步时序电路236
6.1脉冲异步电路236
6.1.1脉冲异步电路的分析与设计236
6.1.2集成化的脉冲异步电路239
6.2电位异步电路243
6.2.1电位异步电路的分析244
6.2.2电位异步电路的设计245
6.3异步时序电路的竞争与冒险现象250
6.3.1竞争现象250
6.3.2冒险现象253
习题255第7章可编程逻辑电路258
7.1只读存储器259
7.2可编程序逻辑阵列266
7.3可编程序阵列逻辑275
7.4通用阵列逻辑279
7.5可编程门阵列285
习题290参考文献293