基本寄存器是由触发器组成的,一个触发器就是一个寄存器,它可以储存一位二进制数码。需要存储四位二进制数码时,只要把四个触发器并联起来,就可以组成一个四位二进制寄存器,它能接受和存储四位二进制数码。图2是由4个D触发器构成的基本寄存器逻辑电路,每个触发器的cP端并联起来作为控制端。需要存储的数码加到触发器的D输入端。四个触发器的CP端接在一起,成为寄存器的控制端,需要存储的数码加到触发器的D输入端。
根据D触发器的性质,上述的寄存器有以下基本特点。
(1)CP=0
当CP=0时,触发器保持原状态不变,即:
(2)CP=1
当CP=1(上升沿)时,触发器的状态为D输入端的状态,即:
由此可见,D触发器只在CP=1(上升沿)时,才会接收和存储数码。
另外,由于4个触发器的
如果要存储二进制数1001,它们被分别加到触发器的D输入端。当时钟脉冲CP到来时,由于D触发器的特性是在CP=1时,