电路采用单线通讯方式级联,数据采用归零编码方式,上电后从SDI管脚输入数据,每个芯片有9路输出(3组RGB),每路需要8位灰度数据,一共需要72位,每个数据字节采用低位在前、高位在后的顺序,输入的数据满72位后,开始通过SDO转发数据给下一级电路。
转发的数据均经过内部的译码和再生,所以串行传输时,级联个数不易受信号畸变的影响,仅受数据速率和刷屏速率的限制,极限情况下,1.25M的数据可实现1250000/每点24位/每秒30帧=1736点的像素控制。
所有数据传送完毕后,发芯片输入超过10us的低电平,即触发内部的自动锁存机制,刚输入的数据即被转存到输出PWM陈列,从而实现所有芯片的数据同时更新。
为了标识每帧的开始状态,每次传送数据帧前,需先给芯片输入超过24us的低电平作为复位(RESET CODE),后面丙输入的数据装被自动的依次分配给各个芯片。