首页 > 地产家居 > 加减乘除

头条推荐

加减乘除

2024.09.29

精品文献

加减乘除
基于FPGA自主控制浮点加减乘除控制器设计 基于FPGA自主控制浮点加减乘除控制器设计

基于FPGA自主控制浮点加减乘除控制器设计

格式:pdf

大小:306KB

评分:

为实现一种能够自主完成浮点数加/减、乘、除运算功能的浮点数算术运算执行控制器,提出了一种基于采用FPGA的并行操作设计硬连接的浮点算术运算控制电路及其时序控制方法,该控制器能够自动选择运算器,调整内部时序脉冲的时钟周期,自主完成操作数的配置并进行浮点数加/减、乘、法运算的功能,运算结果读到系统数据总线;论述了该控制器的电路构成和基本原理,分析操作数配置与运算器的选择,及内部时序脉冲作用下的执行过程,应用Verilog HDL语言实现相关硬件的构建和连接;通过仿真综合测试可知,该控制器的最高频率可达132.426M,从输入端口到输出端口的延时数据为:最小延时是5.367ns,最大延时是18.347ns,耗用的IO输入输出端口占总资源的31.45%;并能够自动选择运算器,自主完成相应的算术运算。

基于FPGA自主控制浮点加减乘除控制器设计 基于FPGA自主控制浮点加减乘除控制器设计

基于FPGA自主控制浮点加减乘除控制器设计

格式:pdf

大小:306KB

评分:

为实现一种能够自主完成浮点数加/减、乘、除运算功能的浮点数算术运算执行控制器,提出了一种基于采用FPGA的并行操作设计硬连接的浮点算术运算控制电路及其时序控制方法,该控制器能够自动选择运算器,调整内部时序脉冲的时钟周期,自主完成操作数的配置并进行浮点数加/减、乘、法运算的功能,运算结果读到系统数据总线;论述了该控制器的电路构成和基本原理,分析操作数配置与运算器的选择,及内部时序脉冲作用下的执行过程,应用Verilog HDL语言实现相关硬件的构建和连接;通过仿真综合测试可知,该控制器的最高频率可达132.426M,从输入端口到输出端口的延时数据为:最小延时是5.367ns,最大延时是18.347ns,耗用的IO输入输出端口占总资源的31.45%;并能够自动选择运算器,自主完成相应的算术运算。

热门知识

加减乘除

精华知识

加减乘除

最新知识

加减乘除
加载更多>>
加载更多>>

专题概述

加减乘除知识来自于造价通云知平台上百万用户的经验与心得交流。登录注册造价通即可以了解到相关加减乘除 更新的精华知识、热门知识、相关问答、行业资讯及精品资料下载。同时,造价通还为您提供材价查询、测算、询价云造价等建设行业领域优质服务。

相关推荐

立即注册
免费服务热线: 400-823-1298