选择特殊符号
选择搜索类型
请输入搜索
这种技术的中文含义叫方型扁平式封装技术(Plastic Quad Flat Package),该技术实现的CPU芯片引脚之间距离很小,管脚很细,一般大规模或超大规模集成电路采用这种封装形式,其引脚数一般都在100以上。该技术封装CPU时操作方便,可靠性高;而且其封装外形尺寸较小,寄生参数减小,适合高频应用;该技术主要适合用SMT表面安装技术在PCB上安装布线。
首先找一条吸锡线(或某些电缆的屏蔽层),将此线折叠一下,折叠出来的中线没有毛刺,刚好使用。用镊子夹起线的头部,用松香浸润中线,然后化锡,线吸饱就可以了。焊芯片时,先将芯片对好位置,用烙铁将对角焊上以固定芯片,然后就镊起吸锡线,用烙铁放在有锡一头的上面,待锡融化后,将线有锡的一头贴上管脚,沿管脚方向划一下即可以将线覆盖部分的管脚焊好,依次将全部管脚焊上即可。最后用酒精擦掉板子上的松香即可。 拆除芯片时,方法同上,不同的是,吸锡线只用松香浸润即可,不需要吸锡。同样的方法滑动一遍,大部分的锡都可以吸完。这时,找一根细铁丝(一般从合股的电源线里拔出,铜丝效果不好),从管脚和芯片封装间的空隙穿过,露出的两头都沿管脚方向弯成九十度,然后,一手拿烙铁,一手拿铁线的任何一头,用烙铁贴近管脚,一边以垂直于管脚方向滑动,一边拉动铁线,就象用线切纸一样,可以很快将芯片焊下。只要保证烙铁温度不太高(如300度),停在芯片某一块的时间不太长(小于5秒),拆下来的芯片都可以再用。
密脚间距QFP集成电路引线成形工艺研究
集成电路引线成形原本是集成电路封装的后道工序,成形质量将直接影响电子装联产品的可靠性,其关键工艺点在于成形的肩宽、站高、焊接长度和共面度等关键工艺参数的选择以及成形工艺装备的合理配置与优化。论述了目前表面贴装密脚间距QFP封装器件在应用中遇到的引线成形问题,介绍了该类器件成形中的相关技术要求及目前国内外器件成形的现状,提出了引线手工成形的解决方案。
半导体激光钎焊工艺参数对QFP器件微焊点强度的影响
采用90 W半导体激光软钎焊系统对方形扁平式封装器件(QFP)进行了焊接试验研究,并对不同激光输出功率下形成的QFP结构焊点进行了力学性能比较。研究结果表明,半导体激光软钎焊不仅能够大幅度地提高Sn-Ag-Cu钎料QFP微焊点的抗拉强度,而且也能够明显地改善Sn-Pb钎料QFP微焊点的抗拉强度。在相同的钎料成分下,半导体激光输出功率直接影响QFP焊点的抗拉强度,研究结果可为提高QFP微焊点强度和可靠性提供一个有效的解决方法。
QFN(Quad Flat No-leads Package,方形扁平无引脚封装),表面贴装型封装之一。QFN 是日本电子机械工业 会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度 比QFP 低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电 极触点 难于做到QFP 的引脚那样多,一般从14 到100 左右。 材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外, 还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。
Specification |
|
型号 |
CM401-M |
基本尺寸 |
L 50 mm x W 50 mm to L 330 mm x W 250 mm |
高速贴装头 |
|
贴装节拍 |
0.12 s/chip, |
贴装精度 |
-50um/ 芯片cpk>1 |
元件尺寸 |
0603芯片- L24mm X W24mm |
多功能贴装头 |
|
贴装节拍 |
0.42s/QFP |
贴装精度 |
- 30 um/ QFP |
元件尺寸 |
0603芯片- L100mm X W90mm |
基本更换时间 |
20s |
电源 |
三相AC200-400v, 1.7kVA |
空压源 |
0.49MPa, 150L/m (A.N.R) |
设备尺寸 |
W 1 260 mm x D 2 460 mm x H 1 430 mm |
重量 |
1500KG |
由于操作条件不同,贴装节拍和贴装精度等值会随之变化
详情参照规格说明书
不对应穿梭式托盘供料器
BGA一出现便成为CPU、南北桥等VLSI芯片的高密度、高性能、多功能及高I/O引脚封装的最佳选择。其特点有:
1.I/O引脚数虽然增多,但引脚间距远大于QFP,从而提高了组装成品率;
2.虽然它的功耗增加,但BGA能用可控塌陷芯片法焊接,简称C4焊接,从而可以改善它的电热性能;
3.厚度比QFP减少1/2以上,重量减轻3/4以上;
4.寄生参数减小,信号传输延迟小,使用频率大大提高;
5.组装可用共面焊接,可靠性高;
6.BGA封装仍与QFP、PGA一样,占用基板面积过大;
Intel公司对这种集成度很高(单芯片里达300万只以上晶体管),功耗很大的CPU芯片,如Pentium、Pentium Pro、Pentium Ⅱ采用陶瓷针栅阵列封装CPGA和陶瓷球栅阵列封装CBGA,并在外壳上安装微型排风扇散热,从而达到电路的稳定可靠工作。
BGA球栅阵列封装
随着集成电路技术的发展,对集成电路的封装要求更加严格。这是因为封装技术关系到产品的功能性,当IC的频率超过100MHz时,传统封装方式可能会产生所谓的“CrossTalk”现象,而且当IC的管脚数大于208 Pin时,传统的封装方式有其困难度。因此,除使用QFP封装方式外,现今大多数的高脚数芯片(如图形芯片与芯片组等)皆转而使用BGA(Ball Grid Array Package)封装技术。BGA一出现便成为CPU、主板上南/北桥芯片等高密度、高性能、多引脚封装的最佳选择。