选择特殊符号
选择搜索类型
请输入搜索
一般PCB基本设计流程如下:前期准备--PCB结构设计--PCB布局--布线--布线优化和丝印--网络和DRC检查和结构检查--制版。
第一:前期准备。这包括准备元件库和原理图。"工欲善其事,必先利其器",要做出一块好的板子,除了要设计好原理之外,还要画得好。在进行PCB设计之前,首先要准备好原理图SCH的元件库和PCB的元件库。元件库可以用peotel自带的库,但一般情况下很难找到合适的,最好是自己根据所选器件的标准尺寸资料自己做元件库。原则上先做PCB的元件库,再做SCH的元件库。PCB的元件库要求较高,它直接影响板子的安装;SCH的元件库要求相对比较松,只要注意定义好管脚属性和与PCB元件的对应关系就行。PS:注意标准库中的隐藏管脚。之后就是原理图的设计,做好后就准备开始做PCB设计了。
第二:PCB结构设计。这一步根据已经确定的电路板尺寸和各项机械定位,在PCB设计环境下绘制PCB板面,并按定位要求放置所需的接插件、按键/开关、螺丝孔、装配孔等等。并充分考虑和确定布线区域和非布线区域(如螺丝孔周围多大范围属于非布线区域)。
第三:PCB布局。布局说白了就是在板子上放器件。这时如果前面讲到的准备工作都做好的话,就可以在原理图上生成网络表(Design--CreateNetlist),之后在PCB图上导入网络表(Design--LoadNets)。就看见器件哗啦啦的全堆上去了,各管脚之间还有飞线提示连接。然后就可以对器件布局了。一般布局按如下原则进行:
①.按电气性能合理分区,一般分为:数字电路区(即怕干扰、又产生干扰)、模拟电路区
(怕干扰)、功率驱动区(干扰源);
②.完成同一功能的电路,应尽量靠近放置,并调整各元器件以保证连线最为简洁;同时,调整各功能块间的相对位置使功能块间的连线最简洁;
③.对于质量大的元器件应考虑安装位置和安装强度;发热元件应与温度敏感元件分开放置,必要时还应考虑热对流措施;
④.I/O驱动器件尽量靠近印刷板的边、靠近引出接插件;
⑤.时钟产生器(如:晶振或钟振)要尽量靠近用到该时钟的器件;
⑥.在每个集成电路的电源输入脚和地之间,需加一个去耦电容(一般采用高频性能好的独石电容);电路板空间较密时,也可在几个集成电路周围加一个钽电容。
⑦.继电器线圈处要加放电二极管(1N4148即可);
⑧.布局要求要均衡,疏密有序,不能头重脚轻或一头沉
--需要特别注意,在放置元器件时,一定要考虑元器件的实际尺寸大小(所占面积和高度)、元器件之间的相对位置,以保证电路板的电气性能和生产安装的可行性和便利性同时,应该在保证上面原则能够体现的
前提下,适当修改器件的摆放,使之整齐美观,如同样的器件要摆放整齐、方向一致,不能摆得"错落有致"。这个步骤关系到板子整体形象和下一步布线的难易程度,所以一点要花大力气去考虑。布局时,对不太肯定的地方可以先作初步布线,充分考虑。
第四:布线。布线是整个PCB设计中最重要的工序。这将直接影响着PCB板的性能好坏。在PCB的设计过程中,布线一般有这么三种境界的划分:首先是布通,这时PCB设计时的最基本的要求。如果线路都没布通,搞得到处是飞线,那将是一块不合格的板子,可以说还没入门。其次是电器性能的满足。这是衡量一块印刷电路板是否合格的标准。这是在布通之后,认真调整布线,使其能达到最佳的电器性能。接着是美观。假如你的布线布通了,也没有什么影响电器性能的地方,但是一眼看过去杂乱无章的,加上五彩缤纷、花花绿绿的,那就算你的电器性能怎么好,在别人眼里还是垃圾一块。这样给测试和维修带来极大的不便。布线要整齐划一,不能纵横交错毫无章法。这些都要在保证电器性能和满足其他个别要求的情况下实现,否则就是舍本逐末了。布线时主要按以下原则进行:
①.一般情况下,首先应对电源线和地线进行布线,以保证电路板的电气性能。在条件允许的范围内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最细宽度可达0.05~0.07mm,电源线一般为1.2~2.5mm。对数字电路的PCB可用宽的地导线组成一个回路,即构成一个地网来使用(模拟电路的地则不能这样使用)
②.预先对要求比较严格的线(如高频线)进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
③.振荡器外壳接地,时钟线要尽量短,且不能引得到处都是。时钟振荡电路下面、特殊高速逻辑电路部分要加大地的面积,而不应该走其它信号线,以使周围电场趋近于零;
④.尽可能采用45o的折线布线,不可使用90o折线,以减小高频信号的辐射;(要求高的线还要用双弧线)
⑤.任何信号线都不要形成环路,如不可避免,环路应尽量小;信号线的过孔要尽量少;
⑥.关键的线尽量短而粗,并在两边加上保护地。
⑦.通过扁平电缆传送敏感信号和噪声场带信号时,要用"地线-信号-地线"的方式引出。
⑧.关键信号应预留测试点,以方便生产和维修检测用
⑨.原理图布线完成后,应对布线进行优化;同时,经初步网络检查和DRC检查无误后,对未布线区域进行地线填充,用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。
--PCB布线工艺要求
①.线
一般情况下,信号线宽为0.3mm(12mil),电源线宽为0.77mm(30mil)或1.27mm(50mil);线与
线之间和线与焊盘之间的距离大于等于0.33mm(13mil),实际应用中,条件允许时应考虑加大距离;布线密度较高时,可考虑(但不建议)采用IC脚间走两根线,线的宽度为0.254mm(10mil),线间距不小于0.254mm(10mil)。
特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距。
②.焊盘(PAD)
焊盘(PAD)与过渡孔(VIA)的基本要求是:盘的直径比孔的直径要大于0.6mm;例如,通用插脚式电阻、电容和集成电路等,采用盘/孔尺寸1.6mm/0.8mm(63mil/32mil),插座、插针和二极管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。实际应用中,应根据实际元件的尺寸来定,有条件时,可适当加大焊盘尺寸;PCB板上设计的元件安装孔径应比元件管脚的实际尺寸大0.2~0.4mm左右。
③.过孔(VIA)
一般为1.27mm/0.7mm(50mil/28mil);
当布线密度较高时,过孔尺寸可适当减小,但不宜过小,可考虑采用1.0mm/0.6mm(40mil/24mil)。
④.焊盘、线、过孔的间距要求
PADandVIA:≥0.3mm(12mil)
PADandPAD:≥0.3mm(12mil)
PADandTRACK:≥0.3mm(12mil)
TRACKandTRACK:≥0.3mm(12mil)
密度较高时:
PADandVIA:≥0.254mm(10mil)
PADandPAD:≥0.254mm(10mil)
PADandTRACK:≥0.254mm(10mil)
TRACKandTRACK:≥0.254mm(10mil)
第五:布线优化和丝印。"没有最好的,只有更好的"!不管你怎么挖空心思的去设计,等你画完之后,再去看一看,还是会觉得很多地方可以修改的。一般设计的经验是:优化布线的时间是初次布线的时间的两倍。感觉没什么地方需要修改之后,就可以铺铜了(Place->polygonPlane)。铺铜一般铺地线(注意模拟地和数字地的分离),多层板时还可能需要铺电源。时对于丝印,要注意不能被器件挡住或被过孔和焊盘去掉。同时,设计时正视元件面,底层的字应做镜像处理,以免混淆层面。
第六:网络和DRC检查和结构检查。首先,在确定电路原理图设计无误的前提下,将所生成的PCB网络文件与原理图网络文件进行物理连接关系的网络检查(NETCHECK),并根据输出文件结果及时对设计进行修正,以保证布线连接关系的正确性;网络检查正确通过后,对PCB设计进行DRC检查,并根据输出文件结果及时对设计进行修正,以保证PCB布线的电气性能。最后需进一步对PCB的机械安装结构进行检查和确认。
第七:制版。在此之前,最好还要有一个审核的过程。
PCB设计是一个考心思的工作,谁的心思密,经验高,设计出来的板子就好。所以设计时要极其细心,充分考虑各方面的因数(比如说便于维修和检查这一项很多人就不去考虑),精益求精,就一定能设计出一个好板子。
电路(电子线路)是由电气设备和元器件按一定方式联接起来,为电流流通提供了路径的总体,也叫电子网路。电路的大小可以相差很大,小到硅片上的集成电路,大到输电网。电路(英文:Electrical circuit)或称电子回路,是由电气设备和元器件,按一定方式联接起来,为电荷流通提供了路径的总体,也叫电子线路或称电气回路,简称网络或回路。如电阻、电容、电感、二极管、三极管和开关等,构成的网络。
签证和设计都要做
集成电路设计按照下列流程逐步完成:1 市场分析,产品定位。2 前端设计。 2.1 RTL coding。 2.2 综合,仿真 。3 后端设计。 3.1 布局布线。 3.2 drc timin...
两组灯电路结构一模一样的话,就是坏了,电路问题,灯问题;如果电路结构是串联的并联的不一样,或者灯色不一样(开启电压不一样),也会出现此现象,认真看看什么情况;
设计流程图
南京凌翰建筑设计工程有限公司 设计流程图 规划方案设计 ☆参与策划,设计条件收集 :设计任务书,地形图等 ☆初设技术方案论证和设计质量控制 《规划设计方案》报审 初步设计 初步设计出图报审 ★政府初设会审意见 施工图设计出图报审 ★政府施工图审查意见 施工图设计修改正式出图 ★政府规划会审意见 ☆初步设计任务书,规划方案内审意见书 ☆规划方案与各方论证及修改 ☆规划方案深化论证评审 市政道路管线及竖向设计 绿化景观设计 南京凌翰建筑设计工程有限公司 主要控制目标 : 方案阶段: a. 方案设计符合项目定位及前期策划概念,总平面规划布局合理, 建筑单体设计满足功能要求,建筑外观设计美观大方,装饰标准 符合项目定位相应档次。 b. 达到相应设计深度,基本确定内外装饰材料。 c. 建筑、结构、设备设计方案的比较优化,体现经济效益的最大化。 d. 符合政府相关审批部门要求,符合相关法规、规范。 初
电气设计流程
电气设计流程 方案设计阶段 1 确定设计内容:根据建筑规模、功能定位及使用要求确定本工程拟设置的电气系统。 2 确定变、配电系统容量及要求 1)确定负荷级别: 1、2、 3级负荷的主要内容。 2)负荷估算:本阶段主要采用单位容量法或单位指标法进行估算; 。 3)电源:根据负荷性质和负荷容量,提出要求外供电源的回路数、容量、电压等级的要求。 4)确定变、配电所位置、数量、容量,变压器台数。 3 确定是否需要设应急电源系统以及备用电源和应急电源型式。 4 对照明、防雷、接地、智能建筑设计的相关系统构成形式进行说明。 1.2 初步设计阶段 本阶段应在方案设计确定的设计内容基础上与业主沟通后展开各系统的技术设计; 向设备专 业了解设备配置情况,跟建筑、结构专业提出电气技术设计要求; 1.2.1 确定变配电系统型式: 1.确定负荷等级: 1、2、 3级负荷的主要内容; 2.负荷计算:根据设备专业提供
随着集成电路设计与制造技术的不断发展,电路系统的功能越来越强大,组成却越来越简单,软件设计的重要性逐渐提高,但硬件电路设计的重要性不容忽视。软件设计得再完美,若硬件电路设计不合理,系统的性能将大打折扣,严重时甚至不能正常工作。硬件电路的设计一般分为设计需求分析、原理图设计、PCB设计、工艺文件处理等几个阶段。
钟控时序逻辑电路的设计从一组规格说明书开始,继而得到逻辑图或一系列布尔函数,再从中生成逻辑图。时序电路和组合电路的不同之处在于,组合电路定义完全由真值表定义,而时序逻辑电路需要用状态表定义。所以,时序电路设计的第一步就是得到状态,或和状态具有相同信息表达能力的其它逻辑表示形式,如状态图等。
同步时序电路是由触发器和组合门组成的。电路设计包括选择触发器和设计组合逻辑结构,保证这个组合逻辑结构和触发器组成的电路可以实现状态规格说明书中的预期目标。所需触发器的最小个数是由电路状态的个数决定的;n个触发器可以表示2^n个二进制状态。组合电路是通过计算触发器的输入方程和输出方程从状态表中得到的。实际上,一旦触发器的类型和数量确定或,设计步骤就由对一个时序电路的设计转换为一个组合电路的设计。用这种方法,就可以使用组合电路设计技术。
绪言
第一章 双极型电路设计实例
第二章 CMOS数字集成电路设计实例
第三章 Bi-CMOS 集成电路设计实例
第四章 集成电路设计若干主要问题
参考文献
……2100433B