第1章锁相环导论1
1.1锁相环的工作原理简述1
1.2锁相环在射频频率合成器中的应用3
1.3相位噪声4
1.4频率合成器的其他重要指标8
1.4.1锁定时间和锁定频率范围8
1.4.2杂散8
1.4.3时钟抖动10
参考文献10
第2章锁相环系统基本原理11
2.1锁相环的基本结构和子模块11
2.2一类锁相环13
2.3二类锁相环15
2.4锁相环离散时间采样系统特性18
参考文献20
第3章锁相环基本模块电路21
3.1鉴频鉴相器21
3.2电荷泵设计23
3.2.1电荷泵的工作原理23
3.2.2电荷泵的非理想特性和盲区24
3.2.3由电荷泵误差造成的锁相环输入静态相位差25
3.2.4常用电荷泵设计实例27
3.3分频器设计29
3.3.1双模分频器的工作原理29
3.3.2双模预定标器30
3.3.3分频器电路设计32
3.3.4可编程计数器34
3.3.5多模预定标器和多模分频器37
3.4环路滤波器38CMOS集成锁相环电路设计
参考文献39
第4章锁相环噪声分析40
4.1噪声基础40
4.1.1器件噪声40
4.1.2噪声随机过程及其功率频谱密度41
4.1.3离散时间系统噪声和kT/C噪声42
4.2时钟缓冲器和分频器相位噪声44
4.3电荷泵噪声47
4.4锁相环噪声源及传递函数48
参考文献51
第5章锁相环架构及差分积分调制器原理52
5.1整数型锁相环52
5.2欠采样整数型锁相环53
5.3分数型锁相环55
5.4差分积分调制器原理56
5.5差分积分调制器噪声整形57
参考文献60
第6章差分积分调制器设计61
6.1差分积分调制器主要结构类型61
6.2差分积分调制器的选择和性能指标62
6.3差分积分调制器设计步骤63
参考文献65
第7章DSM分数型锁相环设计66
7.1差分积分调制器噪声在锁相环中的传递函数66
7.2锁相环线性度和DSM噪声混叠68
7.3通过改变电荷泵工作条件来提高线性度69
7.4分数型锁相环的DSM噪声补偿71
7.5最小二乘法及其在DSM噪声补偿中的应用73
参考文献76
第8章全数字锁相环77
8.1全数字锁相环结构77
8.2数字环路滤波器的实现81
8.3时间/相位数字转换器82
8.4噪声整形时间数字转换器85
8.5数字控制振荡器87
8.6二进制鉴相器全数字锁相环88
8.7全数字锁相环和模拟锁相环的比较89
参考文献90
第9章锁相环相位调制92
9.1两点相位调制基本原理92
9.2模拟锁相环实现两点相位调制95
9.3数字锁相环实现两点相位调制96
9.4偏置锁相环相位调制97
参考文献98
第10章振荡器和相位噪声99
10.1振荡器基础99
10.2振荡器相位噪声机制103
10.2.1线性时不变相位噪声模型103
10.2.2线性时变相位噪声模型104
10.2.3基于时变相位模型降低相位噪声的方法107
10.2.4振荡器相位噪声的精确模型109
10.3电感电容振荡器设计110
10.3.1考比兹振荡器和哈特利振荡器110
10.3.2负跨导振荡器111
10.4振荡器注入锁定和牵引114
参考文献118
第11章环振荡器和时钟抖动119
11.1环振荡器设计119
11.2相位噪声和时钟抖动121
11.3环振荡器周期抖动和相位噪声124
参考文献126
第12章基于延迟锁定环的频率合成128
12.1延迟锁定环基本原理128
12.2基于时钟沿组合的频率合成129
12.3倍乘延迟锁定环132
参考文献133
第13章频率合成器设计中的实用问题134
13.1参考杂散机理和抑制方法135
13.2分数杂散机理和抑制方法138
13.3压控振荡器的实用设计140
第14章时钟和数据恢复142
14.1时钟数据恢复在有线数据通信中的应用142
14.2时钟数据恢复中的时钟抖动144
14.3时钟数据恢复系统基本结构146
14.3.1基于二类锁相环的时钟数据恢复146
14.3.2基于延迟相位锁定的时钟数据恢复148
14.4时钟数据恢复电路子模块电路设计149
14.4.1线性鉴相器150
14.4.2二进制鉴相器152
14.4.3半速率线性鉴相器和半速率二进制鉴相器154
14.4.4鉴频器155
14.4.5电荷泵157
14.5时钟数据恢复系统架构158
14.6基于数字相位转换器的数字时钟数据恢复系统159
参考文献160
附录主要专业术语中英对照表162