见对接,在高速PCB设计中,高速电路中由阻抗不匹配引起的信号反射现象 ,通过端接电路在抑制攻击线上反射 ,是减轻反射信号影响的一种有效可行的方式。
即在靠近芯片的发送端串联电阻,使得该串联电阻与芯片的内阻之和尽量与传输线阻抗一致。该端接简单功耗小,不会给驱动器带来额外的直流负载,只需要一个电阻就可以抑制驱动端到负载端的二次反射,常用于点对点的拓扑上;但同时它会增加RC时间常数,减缓负载端信号上升时间,因此不适合用于高频信号通路。
即在末端并联一个与传输线特性阻抗一致的电阻到GND或者电源上。该端接的优点是在信号能量反射回源端之前在负载端消除反射,可以减小噪声、电磁干扰(EMI)及射频干扰(RFI)。同时也是有缺点的,首先末端端接电阻会增加直流功耗,所以功耗较大,不适用于使用电池供电的产品,此外在逻辑高状态下,对器件的驱动能力要求较高。