锁存器,Latch,是数字电路中的一产品种具有记忆功能的逻辑元件。锁存,就是把信号暂存以维持某种电平状态,在数字电路中则可以记录二进制数字信号"0"和"1"。
只有在有锁存信号时输入的状态被保存到输出,直到下一个锁存信号。通常只有0和1两个值。
逻辑结构与功能表
8位锁存器74LS373的逻辑图如图所示。其中使能端G加入CP信号,D为数据信号。输出控制信号为0时,锁存器的数据通过三态门进行输出。
累加Latch:
微处理器中运算器部分主要电路结构。
作用是防止算术逻辑单元(Arithmetic Logic Unit, ALU) 的输出通过累加器(A)直接反馈到ALU的输入端。